講演名 1997/9/26
断熱的ダイナミックCMOS論理回路
高橋 一清, 小澤 健太郎, 水沼 充,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 超低消費電力論理回路として断熱的ダイナミックCMOS論理回路(ADCL)を提案し, 回路解析, 計算機シミュレーションおよび個別素子を用いた実験によって, その有効性を確認した. 論理回路の相互接続の容易性はCMOSに近く, かつ消費エネルギはCMOSより2桁ほど低い値が得られた. W/L=10μ/1.5μMOSFETを用い, 負荷容量として0.1pFをつけたインバータ回路では電源のクロック周波数が1MHz, 電圧振幅が5Vの三角波であるとき1動作あたりの消費エネルギは0.39pJであった. これに対して電源電圧5V, かつ同一の入力信号電圧のCMOSインバータ回路では23pJであった.
抄録(英) Adiabatic dynamic CMOS logic (ADCL) circuit has been proposed for an ultra low power logic circuit. Availability of the ADCL is confirmed by the circuit analysis, computer simulation and experimentation using discrete components. Simplicity of the logic interconnection is nearly as same as CMOS logic. However, energy consumption of the ADCL circuit is almost 2 order less than CMOS logic. For the ADCL inverter loaded with a 0.1pF capacitor using W/L = 10p/1.5μ MOSFET's, it has been shown by computer simulation that the energy dissipation per operation is 0.39pJ if the supply voltage is 5V_ and 1MHz periodically triangular wave. For a conventional CMOS inverter, it was 23pJ under the condition that supply voltage is 5V DC and the input signal is 5V_ pulse wave.
キーワード(和) 断熱的論理回路 / 断熱的ダイナミックCMOS論理回路 / ダイナミック論理回路 / 消費エネルギ
キーワード(英) Adiabatic logic / Adiabatic dynamic CMOS logic / Dynamic logic / Energy dissipation
資料番号 VLD97-70,ED97-108,SDM97-129,ICD97-145
発行日

研究会情報
研究会 VLD
開催期間 1997/9/26(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 断熱的ダイナミックCMOS論理回路
サブタイトル(和)
タイトル(英) Adiabatic Dynamic CMOS Logic Circuit
サブタイトル(和)
キーワード(1)(和/英) 断熱的論理回路 / Adiabatic logic
キーワード(2)(和/英) 断熱的ダイナミックCMOS論理回路 / Adiabatic dynamic CMOS logic
キーワード(3)(和/英) ダイナミック論理回路 / Dynamic logic
キーワード(4)(和/英) 消費エネルギ / Energy dissipation
第 1 著者 氏名(和/英) 高橋 一清 / Kazukiyo TAKAHASHI
第 1 著者 所属(和/英) 山形大学工学部電子情報工学科
Yamagata University, Faculty of Engineering
第 2 著者 氏名(和/英) 小澤 健太郎 / Kentaro OZAWA
第 2 著者 所属(和/英) 山形大学工学部電子情報工学科
Yamagata University, Faculty of Engineering
第 3 著者 氏名(和/英) 水沼 充 / Mitsuru MIZUNUMA
第 3 著者 所属(和/英) 山形大学工学部電子情報工学科
Yamagata University, Faculty of Engineering
発表年月日 1997/9/26
資料番号 VLD97-70,ED97-108,SDM97-129,ICD97-145
巻番号(vol) vol.97
号番号(no) 269
ページ範囲 pp.-
ページ数 8
発行日