講演名 | 1996/12/13 フレキシブル通信処理向けFPGA/MPU強結合システム 宮崎 敏明, 筒井 章博, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | FPGAとマイクロプロセッサを強結合させた通信処理システムの新しいアーキテクチャを紹介する.本システムでは,プログラマブルスイッチ素子と2-Port SRAMを利用して, FPGAとマイクロプロセッサ間の自由な結合形態を実現する.それらの結合形態は通信データ処理を実現する際に有効である.また,同時に開発したATMのネットワークインタフェースを併用し,そのプログラマビリティを活かした通信アプリケーションについても言及する. |
抄録(英) | This paper presents a novel system which is applicable to high-pefformance and flexible transport data processing. The system consists of Field Programmable Gate Arrays (FPGAs), a Micro-Processing Unit (MPU), 2-Port SRAMs and programmable inter-connection switches. Using the switches, this system can change the connection topology among them to fit for the transport data processing. We also developed an ATM network interface board for the system. In this paper, we introduce a few applications of them in the telecommunications field. |
キーワード(和) | FPGA / マイクロプロセッサ / 通信処理 / ATM / YARDS |
キーワード(英) | FPGA / Micro Processor / Telecommunication / ATM / YARDS |
資料番号 | VLD96-81,CPSY96-93 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 1996/12/13(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | フレキシブル通信処理向けFPGA/MPU強結合システム |
サブタイトル(和) | |
タイトル(英) | A Tightly Coupled FPG/MPU System for Flexible Transport Data Processing |
サブタイトル(和) | |
キーワード(1)(和/英) | FPGA / FPGA |
キーワード(2)(和/英) | マイクロプロセッサ / Micro Processor |
キーワード(3)(和/英) | 通信処理 / Telecommunication |
キーワード(4)(和/英) | ATM / ATM |
キーワード(5)(和/英) | YARDS / YARDS |
第 1 著者 氏名(和/英) | 宮崎 敏明 / Toshiaki Miyazaki |
第 1 著者 所属(和/英) | NTTシステムエレクトロニクス研究所 NTT System Electronics Laboratories |
第 2 著者 氏名(和/英) | 筒井 章博 / Akihiro Tsutsui |
第 2 著者 所属(和/英) | NTT光ネットワークシステム研究所 NTT Optical Network Systems Laboratories |
発表年月日 | 1996/12/13 |
資料番号 | VLD96-81,CPSY96-93 |
巻番号(vol) | vol.96 |
号番号(no) | 425 |
ページ範囲 | pp.- |
ページ数 | 8 |
発行日 |