講演名 1996/12/13
汎用エンジン : RM-I~RM-IVと応用例
沼 昌宏,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) CADにおける特定の処理を高速化するため,ワイヤード論理を用いた専用エンジン,マイクロプログラム制御を用いたエンジン,汎用の並列計算機の利用が行われてきたが,いずれも柔軟性・汎用性と処理性能間のトレード・オフの問題から逃れることは不可能であった。 この問題を解決するために,我々は汎用エンジン(Reconfigurable Machine)の概念を提案し,そのプロトタイプ・マシンとしてこれまでにRM-I, -II, -III, -IVを開発した。汎用エンジンでは,高速化の対象とする処理をFPGA上にワイヤード論理で実現するとともに,必要なデータを格納するメモリを用意することで,多様な処理を単体で実行可能としている。論理シミュレーション,論理診断等のCAD処理にとどまらず,ウェーブレット変換やブラインド・デコンボリューションなどの画像処理,シストリック・アレイ構造に基づく行列積演算処理にも適用した。その結果,従来の専用エンジンと同等の処理性能と,高い柔軟性の両立が可能であることを確認した。
抄録(英) Conventional speed-up techniques for CAD algorithms using special-purpose engines based on wired-logic, microprogrammed engines, or general purpose parallel machines could not achieve high performance and high flexibility at the same time. This paper surveys Reconfigurable Machlnes: RM-I, -II, -III, and -IV capable of efficiently implementing a wide range of computationally complex algorithms on its flexible architecture combining reconfigurable FPGA's and memories. Their "gate-level programmability" allows us to implement various kinds of algorithms in wired-logic. Reconfigurable Machines have been applied to CAD applications including logic simulation and logic diagnosis, image processing like Wavelet transform and blind deconvolution, and systolic algorithm for matrix multiplication. The results have shown their high performance comparable to special-purpose engines as well as their high flexibility.
キーワード(和) FPGA / FPIC / 汎用エンジン / ワイヤード論理 / 高速化
キーワード(英) FPGA / FPIC / Reconfigurable Machine / Wired-Logic / Acceleraton
資料番号 VLD96-80,CPSY96-92
発行日

研究会情報
研究会 VLD
開催期間 1996/12/13(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 汎用エンジン : RM-I~RM-IVと応用例
サブタイトル(和)
タイトル(英) Reconfigurable Machines: RM-I to RM-IV and Their Applications
サブタイトル(和)
キーワード(1)(和/英) FPGA / FPGA
キーワード(2)(和/英) FPIC / FPIC
キーワード(3)(和/英) 汎用エンジン / Reconfigurable Machine
キーワード(4)(和/英) ワイヤード論理 / Wired-Logic
キーワード(5)(和/英) 高速化 / Acceleraton
第 1 著者 氏名(和/英) 沼 昌宏 / Masahiro Numa
第 1 著者 所属(和/英) 神戸大学工学部 電気電子工学科
Department of Electrical and Electronics Engineering Faculty of Engineering, Kobe University
発表年月日 1996/12/13
資料番号 VLD96-80,CPSY96-92
巻番号(vol) vol.96
号番号(no) 425
ページ範囲 pp.-
ページ数 8
発行日