講演名 | 1996/12/13 マイクロプロセッサにおけるアーキテクチャレベルの低消費電力化手法 石原 亨, 甲斐 康司, 安浦 寛人, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 携帯型情報機器の普及とともに,高性能かつ多機能なLSIチップを低電力で動作させることが重要となっている. さまざまな低消費電力化手法が提案されているが,高速化と低消費電力化を両立するテクノロジが非常に少ないのが現状である.本稿では,高速化と低消費電力化を両立するテクノロジとして,ユーザやプログラマが電源電圧とクロック周波数を直接プログラム制御することのできるPower-Proアーキテクチヤ(Programmable Power Management Architecture)を提案する.Power-Proの最大の特徴は,ユーザやプログラマが演算性能と消費電力のトレードオフをプログラムにより決定できる点である. Power-Proを使用することによりアプリケーシヨンによっては処理時間の増加をユーザに意識させることなく大幅な電力削減が実現できることが分かった. |
抄録(英) | As the advance of personal computing devices and wireless communication systems, it becomes more necessary for VLSI design to satisfy high-speed computation and complex functionality with low power consumption. In this paper, we propose Power-Pro architecture (Programmable Power Management Architecture) which realizes high-speed computation and low power consumption simultaneously. The most important feature of the Power-Pro architecture is the software programmers can control a power consumption and a performance of a microprocessor by programming. By the experiment with Power-Pro that is virtually constructed by an actua1 32-bit microprocessor QP-DLX, we made sure that the power consumption can be dramatically reduced within a negligible performance reduction. |
キーワード(和) | 低消費電力設計 / 電力管理 / CM0Sマイクロプロセッサ |
キーワード(英) | Low power design / Power management / CMOS microprocessor |
資料番号 | VLD96-72,CPSY96-84 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 1996/12/13(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | マイクロプロセッサにおけるアーキテクチャレベルの低消費電力化手法 |
サブタイトル(和) | |
タイトル(英) | Power-Pro : Programmable Power Management Architecture |
サブタイトル(和) | |
キーワード(1)(和/英) | 低消費電力設計 / Low power design |
キーワード(2)(和/英) | 電力管理 / Power management |
キーワード(3)(和/英) | CM0Sマイクロプロセッサ / CMOS microprocessor |
第 1 著者 氏名(和/英) | 石原 亨 / Tohru ISHIHARA |
第 1 著者 所属(和/英) | 九州大学大学院システム情報科学研究科 Department of Computer Science and Communication Engineering Graduate School of Information Science and Electrical Engineering Kyushu University |
第 2 著者 氏名(和/英) | 甲斐 康司 / Koji KAI |
第 2 著者 所属(和/英) | (財)九州システム情報技術研究所 Institute of Systems & Information Technologies |
第 3 著者 氏名(和/英) | 安浦 寛人 / Hiroto YASUURA |
第 3 著者 所属(和/英) | 九州大学大学院システム情報科学研究科 : (財)九州システム情報技術研究所 Department of Computer Science and Communication Engineering Graduate School of Information Science and Electrical Engineering Kyushu University : Institute of Systems & Information Technologies |
発表年月日 | 1996/12/13 |
資料番号 | VLD96-72,CPSY96-84 |
巻番号(vol) | vol.96 |
号番号(no) | 425 |
ページ範囲 | pp.- |
ページ数 | 8 |
発行日 |