講演名 1997/3/7
SIMD処理および消費電力制御を可能にするビットスライス・データパス・アーキテクチャの提案
白川 暁, 村上 和彰,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 「ビットスライス・データパス・アーキテクチャ」と呼ぶ新しいプロセッサ・アーキテクチャを提案し,その有効性を評価している.ビットスライス・データパス・アーキテクチャとは,プロセッサのデータパス(演算器+レジスタ)をその基本構成単位である「ビットスライス・データパス」を複数個並列に連結することで構成する.そして,これらビットスライス・データパスを演算すべきデータ長に応じて組合せ,さらに,それらのビットスライス・データパスの組を並列動作させることで,マルチメディア処理に有効なSIMD演算を行なう.また,並列動作の必要がない場合は,未使用のビットスライス・データパスへのクロック供給を停止することで,消費電力の削減を図る.本論文では,このビットスライス・データパス・プロセッサと通常のプロセッサとの性能比較を行っている.その結果,2.47倍の性能向上および49%の消費電力削減が可能なことを確認している.
抄録(英) This paper proposes a new processor architecture, called "bitslice-datapath architecture," and shows its effectiveness. The datapath (registers and functional units) of bitslice-datapath processors consists of one or more bitslice-datapaths. SIMD operations can be performed by executing multiple operations on every bitslice-datapath concurrently. The power consumption can be reduced by activating the necessary bitslice-datapaths only and by deactivating the others. This paper evaluates the performance attainable by the bitslice-datapath architecture. It outperforms a conventional pipeline-processor by 2.47 in terms of the performance and by 49% in terms of the power consumption.
キーワード(和) プロセッサ・アーキテクチャ / マルチメディア / 低消費電力設計
キーワード(英) processor architecture / multimedia processing / low-power design
資料番号 VLD96-99,ICD96-209
発行日

研究会情報
研究会 VLD
開催期間 1997/3/7(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) SIMD処理および消費電力制御を可能にするビットスライス・データパス・アーキテクチャの提案
サブタイトル(和)
タイトル(英) Bitslice-Datapath Architecture for Multimedia Processing and Power-Consumption Reduction
サブタイトル(和)
キーワード(1)(和/英) プロセッサ・アーキテクチャ / processor architecture
キーワード(2)(和/英) マルチメディア / multimedia processing
キーワード(3)(和/英) 低消費電力設計 / low-power design
第 1 著者 氏名(和/英) 白川 暁 / Satoru SHIRAKAWA
第 1 著者 所属(和/英) 九州大学大学院システム情報科学研究科情報工学専攻
Department of Computer Science and Communication Engineering, Graduate School of Information Science and Electrical Engineering, Kyushu University
第 2 著者 氏名(和/英) 村上 和彰 / Kazuaki MURAKAMI
第 2 著者 所属(和/英) 九州大学大学院システム情報科学研究科情報工学専攻
Department of Computer Science and Communication Engineering, Graduate School of Information Science and Electrical Engineering, Kyushu University
発表年月日 1997/3/7
資料番号 VLD96-99,ICD96-209
巻番号(vol) vol.96
号番号(no) 556
ページ範囲 pp.-
ページ数 8
発行日