講演名 1996/12/19
論理向(LOGO)ニューラルネットワークの一方式
坂本 政祐, 山田 淳一, 佐藤 信博, 森末 道忠,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 多値論理はLSI内部の配線数の減少などの特長を有しているが,一般に多値論理回路網の構成は容易ではない.本論文では, 3値LOGO(LOGic Oriented)ニューラルネットワークを提案する.これによりST 3進数等の,{-1,0,1}の3値を用いた論理回路の構成が容易となる.次いで, LOGOニューラルネットワークを,電流モードMOSFETにより実現する回路について述べる.これにより多値論理回路の半導体集積回路としての実用化が可能である.また, ANDゲート等の基本ゲートをLOGOニューラルネットワークにより構成し,その動作をSPICEを用いた計算機シミュレーションにより検証している.
抄録(英) This paper describes a novel ternary Logic Oriented (LOGO) neural network. It allows to design signed ternary logic circuit in a simple way. Then LOGO neural networks are implemented with the current-mode MOSFET. We design a AND gate and Exclusive-OR gate by using LOGO neural networks. In order to verify the function of the proposed circuits, simulations have been made by SPICE program.
キーワード(和) ニューラルネットワーク / 3値論理回路 / MOSFET
キーワード(英) neural network / tenary logic circuit / MOSFET
資料番号 NLP96-115
発行日

研究会情報
研究会 NLP
開催期間 1996/12/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Nonlinear Problems (NLP)
本文の言語 JPN
タイトル(和) 論理向(LOGO)ニューラルネットワークの一方式
サブタイトル(和)
タイトル(英) A Study of Logic Oriented Neural Networks
サブタイトル(和)
キーワード(1)(和/英) ニューラルネットワーク / neural network
キーワード(2)(和/英) 3値論理回路 / tenary logic circuit
キーワード(3)(和/英) MOSFET / MOSFET
第 1 著者 氏名(和/英) 坂本 政祐 / Masahiro Sakamoto
第 1 著者 所属(和/英) 広島市立大学情報科学部情報機械システムエ学科
Faculty of Information sciences, Hiroshima City University
第 2 著者 氏名(和/英) 山田 淳一 / Junichi Yamada
第 2 著者 所属(和/英) 広島市立大学情報科学部情報機械システムエ学科
Faculty of Information sciences, Hiroshima City University
第 3 著者 氏名(和/英) 佐藤 信博 / Nobuhiro Sato
第 3 著者 所属(和/英) 広島市立大学情報科学部情報機械システムエ学科
Faculty of Information sciences, Hiroshima City University
第 4 著者 氏名(和/英) 森末 道忠 / Mititada Morisue
第 4 著者 所属(和/英) 広島市立大学情報科学部情報機械システムエ学科
Faculty of Information sciences, Hiroshima City University
発表年月日 1996/12/19
資料番号 NLP96-115
巻番号(vol) vol.96
号番号(no) 434
ページ範囲 pp.-
ページ数 7
発行日