講演名 1999/10/28
1V 50MH_z 10.5mW 低消費電力 DSP コア
福士功 塩田哲義 大江良一 柴本亘 濱湊真 笹川隆平土屋篤 石原輝雄 川嶋将一郎,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 0.25μmデュアルVtプロセスを用いて1V動作に適したセルライブラリ、SRAM/ROMマクロを準備し、16bit固定小数点DSPを試作した。電源電圧1V,50MHzにおいてPDCハーフレート音声CODECを従来技術のDSPより42%少ない10.5mWの低消費電力で実現した。このDSPにはSRA.Mにブースト電圧を供給するために変換効率が59%と高《かつ待機時電力が10PWと小さい内部昇圧電源を設け、また外部インターフェースとの接続のためクランプ機能をもち450psと高速な1Vから2.5Vへのレベルコンバーターを組み込んだ。デュアルvt回路により待機時のリーク電力は通常のCMOSと同等に抑えることができた。
抄録(英) WedesignedalV,50MHz,16-bitDSPcoreusingaO.25umDualVtLibrary,SRAM,andMaskROMta110redror1Voperat10n.AI.OVt01.5Vvoltageupconverterwith59%powerefficiencyand10uWsIeeppowerwereimplemented.Weals01mplementeda450ps,IVto2.5VIevelconverter.ApowermeasurementwithahalfratePDCCODECshowed10.5mWreducedby42%orastandardDSP.AdualVtDSPachievedthesamesleepleakagepowerasthatofthehighVtDSP.
キーワード(和) DSP,低消費電力,リーク,デュアルVt,昇圧電源,レベルコンバーター,PDC,CODEC
キーワード(英) DSP,lowpower,leakage,dualVt,voltageconverter,levelconverter,PDC,CODEC
資料番号 EA99-93
発行日

研究会情報
研究会 DSP
開催期間 1999/10/28(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Digital Signal Processing (DSP)
本文の言語 JPN
タイトル(和) 1V 50MH_z 10.5mW 低消費電力 DSP コア
サブタイトル(和)
タイトル(英) A 1V, 10.5mW Low Power DSP Core for Mobile Wireless System
サブタイトル(和)
キーワード(1)(和/英) DSP,低消費電力,リーク,デュアルVt,昇圧電源,レベルコンバーター,PDC,CODEC / DSP,lowpower,leakage,dualVt,voltageconverter,levelconverter,PDC,CODEC
第 1 著者 氏名(和/英) 福士功 塩田哲義 大江良一 柴本亘 濱湊真 笹川隆平土屋篤 石原輝雄 川嶋将一郎 / TetsuyoshiSh10ta Ry01ch10he WataruShibamoto MakotoHamaminato RyuheiSasagawa AtsushiTsuchiya TeruoIshihara ShoichiroKawashima IsaoFukushi
第 1 著者 所属(和/英) (株)富士通研究所システムLSI開発研究所
FuiitsuLaboratoriesLimited
発表年月日 1999/10/28
資料番号 EA99-93
巻番号(vol) vol.99
号番号(no) 396
ページ範囲 pp.-
ページ数 6
発行日