講演名 1995/10/19
[招待論文] CGに適した機能を有する 286MHz、64ビット浮動小数点乗算器
牧野 博之, 鈴木 弘明, 森中 浩之, 中瀬 泰伸, 益子 耕一郎, 角 正,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿においては、コンピュータグラフィクス(CG)に適した機能を有する64ビット高速浮動小数点乗算器の設計、試作および評価結果について述べる。クリティカルパスを高速のゲートで構成し、またトランスミッションゲート(TG)の直接接続を最大2段までと制限することによりクリティカルパスを高速化した。また、「CG乗算」と呼ばれる機能を搭載し、ピクセルデータと浮動小数点数との乗算を1ステップで実行可能にした。プロセス技術は0.5μm-CMOSで3層配線を用いた。有効面積は4.2×5.1mm^2である。評価の結果、電源電圧3.3Vの下で動作周波数286MHzの動作が確認された。なお、CG乗算機能の付加によるトランジスタ数の増加は全体の4%と小さく、これによるクリティカルパスの遅延の増加は全くない。
抄録(英) This paper presents a high speed 64-bit floating-point (FP) multiplier with a useful function for computer graphics (CG). The critical path delay was minimized by selecting high speed gates and limiting the stage number of series transmission gates (TGs). We implemented the special function of "CG multiplication" that directly multiplies a pixel data by a FP data. The process technology is 0.5-μm CMOS with triple metal. The active area size is 4.2×5.1mm^2. The operating frequency is 286MHz at the supply voltage of 3.3V. Implementation of CG multiplication increases the transistor count only 4%. Also, it has no effect on the delay in the critical path.
キーワード(和) 浮動小数点乗算器 / クリティカルパス / コンピュータグラフィクス / トランスミッションゲート / 高速 / CM0S
キーワード(英) floating point multiplier / critical path / computer graphics / transmission gate / high speed / CM0S
資料番号 DSP95-99,ICD95-148
発行日

研究会情報
研究会 DSP
開催期間 1995/10/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Digital Signal Processing (DSP)
本文の言語 JPN
タイトル(和) [招待論文] CGに適した機能を有する 286MHz、64ビット浮動小数点乗算器
サブタイトル(和)
タイトル(英) A 286MHz 64-bit Floating Point Multiplier with Enhanced CG Operation
サブタイトル(和)
キーワード(1)(和/英) 浮動小数点乗算器 / floating point multiplier
キーワード(2)(和/英) クリティカルパス / critical path
キーワード(3)(和/英) コンピュータグラフィクス / computer graphics
キーワード(4)(和/英) トランスミッションゲート / transmission gate
キーワード(5)(和/英) 高速 / high speed
キーワード(6)(和/英) CM0S / CM0S
第 1 著者 氏名(和/英) 牧野 博之 / Hiroshi MAKINO
第 1 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 2 著者 氏名(和/英) 鈴木 弘明 / Hiroaki SUZUKI
第 2 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 3 著者 氏名(和/英) 森中 浩之 / Hiroyuki MORINAKA
第 3 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 4 著者 氏名(和/英) 中瀬 泰伸 / Yasunobu NAKASE
第 4 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 5 著者 氏名(和/英) 益子 耕一郎 / Koichiro MASHIKO
第 5 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 6 著者 氏名(和/英) 角 正 / Tadashi SUMI
第 6 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
発表年月日 1995/10/19
資料番号 DSP95-99,ICD95-148
巻番号(vol) vol.95
号番号(no) 298
ページ範囲 pp.-
ページ数 8
発行日