講演名 1995/10/19
[招待論文] 新しいキャリーセレクト方式(MCS)を使った64ビットキャリールックアヘッドCMOS加算器
森中 浩之, 牧野 博之, 中瀬 泰伸, 鈴木 弘明, 益子 耕一郎, 角 正,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 新しいキャリーセレクト方式(Modified Carry Select)を使った64ビットキャリールックアヘッド(CLA) CMOS加算器を設計した。高速かつ小面積な加算器を設計するために、アーキテクチャレベルでの遅延時間と面積の最適化を図った。この最適化はゲート自体の遅延ばかりでなく配線遅延とゲート負荷(F.O.)遅延も考慮に入れている。結果、遅延時間2.6nsec、面積0.27mm^2(電源電圧3.3V、0.5μmCMOS)の高速かつ小面積を達成した。また、この加算器に使われている新しいキャリーセレクト方式(Modified Carry Select)は従来のキャリーセレクト方式と比べて2 0%面積の削減を可能にしている。
抄録(英) We present a 64-b Carry Look-ahead (CLA) adder using Modified Carry Select(MCS).We derived the optimum structure of the adder from considering both delay and size. The optimization includes the wiring delay and the gate capacitance delay as well as the gate intrinsic delay. MCS has 20% area advantage over the conventional Carry Select Adder. A 2.6ns delay was achieved at 3.3V Power supply using a 0.5-μm CMOS technology. The she is 1305μm x 207μm (0.27mm2). This adder achieves the high speed and small area performance.
キーワード(和) 加算 / キャリールックアヘッド / バイナリールックアヘッド / モディファイドキャリーセレクト
キーワード(英) Addition / Carry Look-ahead / Binary Look-ahead / Modified Carry Select
資料番号 DSP95-97,ICD95-146
発行日

研究会情報
研究会 DSP
開催期間 1995/10/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Digital Signal Processing (DSP)
本文の言語 JPN
タイトル(和) [招待論文] 新しいキャリーセレクト方式(MCS)を使った64ビットキャリールックアヘッドCMOS加算器
サブタイトル(和)
タイトル(英) A 64bit Carry Look-ahead CMOS Adder using Modified Carry Select
サブタイトル(和)
キーワード(1)(和/英) 加算 / Addition
キーワード(2)(和/英) キャリールックアヘッド / Carry Look-ahead
キーワード(3)(和/英) バイナリールックアヘッド / Binary Look-ahead
キーワード(4)(和/英) モディファイドキャリーセレクト / Modified Carry Select
第 1 著者 氏名(和/英) 森中 浩之 / Hiroyuki Morinaka
第 1 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所 設計技術開発第二部第1グループ
ADVANCED CIRCUIT DESIGN SECTION LSI DEVELOPMENT DEPT.(B) MITSUBISHI ELECTRIC CORPORATION SYSTEM LSI LABORATORY
第 2 著者 氏名(和/英) 牧野 博之 / Hiroshi Makino
第 2 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所 設計技術開発第二部第1グループ
ADVANCED CIRCUIT DESIGN SECTION LSI DEVELOPMENT DEPT.(B) MITSUBISHI ELECTRIC CORPORATION SYSTEM LSI LABORATORY
第 3 著者 氏名(和/英) 中瀬 泰伸 / Yasunobu Nakase
第 3 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所 設計技術開発第二部第1グループ
ADVANCED CIRCUIT DESIGN SECTION LSI DEVELOPMENT DEPT.(B) MITSUBISHI ELECTRIC CORPORATION SYSTEM LSI LABORATORY
第 4 著者 氏名(和/英) 鈴木 弘明 / Hiroaki Suzuki
第 4 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所 設計技術開発第二部第1グループ
ADVANCED CIRCUIT DESIGN SECTION LSI DEVELOPMENT DEPT.(B) MITSUBISHI ELECTRIC CORPORATION SYSTEM LSI LABORATORY
第 5 著者 氏名(和/英) 益子 耕一郎 / Koichiro Mashiko
第 5 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所 設計技術開発第二部第1グループ
ADVANCED CIRCUIT DESIGN SECTION LSI DEVELOPMENT DEPT.(B) MITSUBISHI ELECTRIC CORPORATION SYSTEM LSI LABORATORY
第 6 著者 氏名(和/英) 角 正 / Tadashi Sumi
第 6 著者 所属(和/英) 三菱電機株式会社 システムLSI開発研究所 設計技術開発第二部第1グループ
ADVANCED CIRCUIT DESIGN SECTION LSI DEVELOPMENT DEPT.(B) MITSUBISHI ELECTRIC CORPORATION SYSTEM LSI LABORATORY
発表年月日 1995/10/19
資料番号 DSP95-97,ICD95-146
巻番号(vol) vol.95
号番号(no) 298
ページ範囲 pp.-
ページ数 6
発行日