講演名 1996/10/17
VLIWマルチメディアプロセッサD10V (<特集>マルチメディア・通信用LSIおよびDSP)
佐藤 尚和, 松尾 雅仁, 見学 徹, 吉田 豊彦,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 信号処理における高い処理性能と汎用プログラムでのコード効率の良さを両立するマルチメディアプロセッサD10Vを開発した. VLIW方式を採用しており, 個々の命令ワードは2個のRISCサブ命令を含む. これらのサブ命令は並列, あるいはシーケンシャルに実行される. シーケンシャル実行により, 並列性の小さいプログラムでも高いコード効率を達成する. ベンチマーク評価により, 一般的なDSPの+35%~-5%の信号処理性能と, 32ビットCISCマイコンより30%以上コンパクトなコードを得られることを確認した.
抄録(英) Multimedia processor D10V has been developed to realize both high performance and high code density. A VLIW design methodology is used; each instruction word can hold two RISC sub-instructions. These can either be executed in parallel or in consecutive cycles, reducing the number of NOPs due to data dependencies between both sub-instructions. As the result of several benchmarks, D10V achieves the performance as +35%~-5% of coventional DSPs and the code size as 70% of a 32-bit CISC.
キーワード(和) マルチメディア / DSP / VLIW
キーワード(英) Multimedia / DSP / VLIW
資料番号 DSP96-81,ICD96-136
発行日

研究会情報
研究会 DSP
開催期間 1996/10/17(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Digital Signal Processing (DSP)
本文の言語 JPN
タイトル(和) VLIWマルチメディアプロセッサD10V (<特集>マルチメディア・通信用LSIおよびDSP)
サブタイトル(和)
タイトル(英) VLIW Multimedia Processor D10V
サブタイトル(和)
キーワード(1)(和/英) マルチメディア / Multimedia
キーワード(2)(和/英) DSP / DSP
キーワード(3)(和/英) VLIW / VLIW
第 1 著者 氏名(和/英) 佐藤 尚和 / Hisakazu Sato
第 1 著者 所属(和/英) 三菱電機(株)システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 2 著者 氏名(和/英) 松尾 雅仁 / Masahito Matsuo
第 2 著者 所属(和/英) 三菱電機(株)システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 3 著者 氏名(和/英) 見学 徹 / Toru Kengaku
第 3 著者 所属(和/英) 三菱電機(株)システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 4 著者 氏名(和/英) 吉田 豊彦 / Toyohiko Yoshida
第 4 著者 所属(和/英) 三菱電機(株)システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
発表年月日 1996/10/17
資料番号 DSP96-81,ICD96-136
巻番号(vol) vol.96
号番号(no) 300
ページ範囲 pp.-
ページ数 8
発行日