講演名 1996/10/17
MPEG2システム多重/分離LSIのアーキテクチャ : ハードウェア/ソフトウェア構成法 (<特集>マルチメディア・通信用LSIおよびDSP)
長沼 次郎, 稲森 稔, 遠藤 真,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 映像や音声などのデータをMPEG2システム準拠の伝送(TS)/蓄積(PS)メディアヘリアルタイムで多重(MUX)/分離(DMUX)する2品種のLSIを開発した. 本稿では, (1)「高速性と柔軟性」を有するメモリベースアーキテクチャ, (2) リアルタイム処理のためのポーリングベースファームウェア, (3) 試作チップと試作ファームウェアの概要とその評価結果を示す. 本ファームウェアを実装した本MUX/DMUX LSIは, MPEG2システムのリアルタイムアプリケーションに対して十分な高速性と柔軟性を有している. 本MUX/DMUX LSIは, 0.5μm CMOS Em-bedded GAプロセスにより製造され, 各種マルチメディア通信・蓄積サービス用のMPEG2 CODECシステムに使用されている.
抄録(英) We developed the MPEG2 System protocol LSIs, Multiplexor (MUX) and Demultiplexor(DMUX), which handle the MPEG2-encoded streams (Video/Audio/User) and Transport Stream(TS)/Program Stream(PS) in real-time. This paper describes (1) a memory-based architecture with high-performance and flexibility, (2) a polling-based firmware for real-time processing, and (3) the features of the fabricated chips and implemented firmware, and evaluation results. The MUX/DMUX LSIs with this firmware provide sufficient performance and flexibility for real-time applications of the MPEG2 System protocol. The MUX/DMUX LSIs were fabricated with 0.5μm CMOS Embedded GA process technology and are in use on MPEG2 CODEC systems for several multimedia communication and storage services.
キーワード(和) MPEG2 / プロトコル処理 / 多重/分離処理 / エンベディドシステム / リアルタイム処理 / VLSI
キーワード(英) MPEG2 / Protocol Processing / Multiplexor/Demultiplexor / Embedded System / Real-time Processing / VLSI
資料番号 DSP96-80,ICD96-135
発行日

研究会情報
研究会 DSP
開催期間 1996/10/17(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Digital Signal Processing (DSP)
本文の言語 JPN
タイトル(和) MPEG2システム多重/分離LSIのアーキテクチャ : ハードウェア/ソフトウェア構成法 (<特集>マルチメディア・通信用LSIおよびDSP)
サブタイトル(和)
タイトル(英) MPEG2 System Multiplexor/Demultiplexor LSIs : Hardware and Software Architectures
サブタイトル(和)
キーワード(1)(和/英) MPEG2 / MPEG2
キーワード(2)(和/英) プロトコル処理 / Protocol Processing
キーワード(3)(和/英) 多重/分離処理 / Multiplexor/Demultiplexor
キーワード(4)(和/英) エンベディドシステム / Embedded System
キーワード(5)(和/英) リアルタイム処理 / Real-time Processing
キーワード(6)(和/英) VLSI / VLSI
第 1 著者 氏名(和/英) 長沼 次郎 / Jiro NAGANUMA
第 1 著者 所属(和/英) NTTシステムエレクトロニクス研究所
NTT System Electronics Laboratories
第 2 著者 氏名(和/英) 稲森 稔 / Minoru INAMORI
第 2 著者 所属(和/英) NTT光ネットワークシステム研究所
NTT Optical Network Systems Laboratories
第 3 著者 氏名(和/英) 遠藤 真 / Makoto ENDO
第 3 著者 所属(和/英) NTTシステムエレクトロニクス研究所
NTT System Electronics Laboratories
発表年月日 1996/10/17
資料番号 DSP96-80,ICD96-135
巻番号(vol) vol.96
号番号(no) 300
ページ範囲 pp.-
ページ数 8
発行日