講演名 1999/6/24
Multi-processingサーバ間の高速データ転送を実現する1.25Gb/s I/Oインターフェース
高内 英規, 後藤 公太郎, 田村 泰孝, 張 子誠, Gai Weixin, Koyanagi Yoichi, Schober Richard, Sastry Raghu, Chen Frank,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) Multi-processingサーバ間の高速データ転送を実現するI/Oインターフェースを開発した。低レイテンシでケーブルのロスを補償するDPRDレシーバ、および、25±5psの高精度で位相制御を可能とするphase interpolatorを開発したことにより、20mケーブルを用いた場合でも1.25Gb/sの高速データを低レイテンシで転送するが可能となった。0.25μmCMOSプロセスにより作成したテストチップにおいて、20mのAWG28ケーブルを通した1.25Gb/sの高速データ転送確認した。
抄録(英) An I/O transceiver for scalable multiprocessor systems has been developed with a parallel high bandwith (1.25 Gb/s) and low latency (7.4 ns). We used a phase-interpolator-based clocking scheme that ensures high skew adjustment reolution (25±5 ps adjustment step) and plesiouchronous clocking, which can tolerate slight differences in frequencies between incoming and internal reference clocks. A Differential Partial Response Detection (DPRD) receiver has also been developed to ensure low latency equalization for a skin-effect cable loss up to 10 dB. We designed a test chip for parallel-link interconnection using a 0.25 μm CMOS process, and confirmed a 1.25 Gb/s signal transmission over a 20-m AWG 28 twisted-pair cable.
キーワード(和) インターフェース / 符号間干渉 / CMOS / クロッキング
キーワード(英) Interface / Intersymbol interference / CMOS / Clocking
資料番号 ED99-63
発行日

研究会情報
研究会 ED
開催期間 1999/6/24(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Electron Devices (ED)
本文の言語 JPN
タイトル(和) Multi-processingサーバ間の高速データ転送を実現する1.25Gb/s I/Oインターフェース
サブタイトル(和)
タイトル(英) A 2-Byte Parallel 1.25 Gb/s Interconnect I/O Interface with Self-Configurable Link and Plesiochronous Clocking
サブタイトル(和)
キーワード(1)(和/英) インターフェース / Interface
キーワード(2)(和/英) 符号間干渉 / Intersymbol interference
キーワード(3)(和/英) CMOS / CMOS
キーワード(4)(和/英) クロッキング / Clocking
第 1 著者 氏名(和/英) 高内 英規 / Hideki Takauchi
第 1 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Ltd.
第 2 著者 氏名(和/英) 後藤 公太郎 / Kohtaroh Gotoh
第 2 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Ltd.
第 3 著者 氏名(和/英) 田村 泰孝 / Hirotaka Tamura
第 3 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Ltd.
第 4 著者 氏名(和/英) 張 子誠 / Tsz shing Cheung
第 4 著者 所属(和/英) 株式会社富士通研究所
Fujitsu Laboratories Ltd.
第 5 著者 氏名(和/英) Gai Weixin / Weixin Gai
第 5 著者 所属(和/英) HAL Computer Systems
HAL Computer Systems
第 6 著者 氏名(和/英) Koyanagi Yoichi / Yoichi Koyanagi
第 6 著者 所属(和/英) HAL Computer Systems
HAL Computer Systems
第 7 著者 氏名(和/英) Schober Richard / Richard Schober
第 7 著者 所属(和/英) HAL Computer Systems
HAL Computer Systems
第 8 著者 氏名(和/英) Sastry Raghu / Raghu Sastry
第 8 著者 所属(和/英) HAL Computer Systems
HAL Computer Systems
第 9 著者 氏名(和/英) Chen Frank / Frank Chen
第 9 著者 所属(和/英) HAL Computer Systems
HAL Computer Systems
発表年月日 1999/6/24
資料番号 ED99-63
巻番号(vol) vol.99
号番号(no) 145
ページ範囲 pp.-
ページ数 7
発行日