講演名 1994/9/14
大容量負荷高速駆動用CMOSソートフォロワ・バッファ回路の解析
中井 努, 柴田 直, 大見 忠弘,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 大きな容量負荷を高速に駆動するために,CMOSソースフォロワ回路をとりあげ,その有効性をSPICEシミュレーションで検証した。その結果,入力ゲート容量が実効的に見えなくなるという『アンチ・ミラー効果』に加え,出力が入力側にゲート容量を介して正帰還される『ブートストラップ効果』も存在し、これらが大容量負荷の高速駆動に有効であることが分かった。さらに、バッファ回路をインバータ・ソースフォロワ・インバータの複数個連なった構成にすることにより少数段で大容量負荷に駆動できることが分かった。
抄録(英) A super buffer circuit composed of a cascaded CMOS source- follower and inverter configuration has shown a faster drivability of large capacitance loads than tapered inverter chains due to the combined Anti-Miller and Bootstrapping Effects,a characteristic feature of a CMOS source follower.When driving 6000 times larger capacitance by an elemental inverter,two-stage combined source- follower, inverter buffers is 10% faster than the fastest tapered inverter-chain buffer of seven stages.
キーワード(和) CMOS / ソースフォロワ / バッファ回路 / ミラー効果 / ブートストラップ
キーワード(英) CMOS / Source follower / Buffer circuit / Miller effect / Bootstrap
資料番号 ED94-63,SDM94-100,VLD94-60
発行日

研究会情報
研究会 ED
開催期間 1994/9/14(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Electron Devices (ED)
本文の言語 JPN
タイトル(和) 大容量負荷高速駆動用CMOSソートフォロワ・バッファ回路の解析
サブタイトル(和)
タイトル(英) Anarysis of CMOS Source-follower Buffer Circuits for Driving Large- Capacitance Loads
サブタイトル(和)
キーワード(1)(和/英) CMOS / CMOS
キーワード(2)(和/英) ソースフォロワ / Source follower
キーワード(3)(和/英) バッファ回路 / Buffer circuit
キーワード(4)(和/英) ミラー効果 / Miller effect
キーワード(5)(和/英) ブートストラップ / Bootstrap
第 1 著者 氏名(和/英) 中井 努 / Tsutomu Nakai
第 1 著者 所属(和/英) 東北大学工学部
Department of Electronics,Faculty of Engineering,Tohoku University
第 2 著者 氏名(和/英) 柴田 直 / Tadashi Shibata
第 2 著者 所属(和/英) 東北大学工学部
Department of Electronics,Faculty of Engineering,Tohoku University
第 3 著者 氏名(和/英) 大見 忠弘 / Tadahiro Ohmi
第 3 著者 所属(和/英) 東北大学工学部
Department of Electronics,Faculty of Engineering,Tohoku University
発表年月日 1994/9/14
資料番号 ED94-63,SDM94-100,VLD94-60
巻番号(vol) vol.94
号番号(no) 231
ページ範囲 pp.-
ページ数 7
発行日