講演名 1996/9/27
連続時間ヒステリシスセルラーニューラルネットの実装化
伊久 信, 神野 健哉, 田中 衞,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 区分線形2値ヒステリシスを含む連続時間型アナログセルラーニューラルネットワークの実装回路をVLSI化を念頭において提案する. このネットワークはニューラルタイプオシレータを基本としており、安定平衡点、周期解、非周期解などの多彩な現象を呈し、これらを情報と対応付けることが出来ればより多機能なニューラルネットの実現が可能である。さらにこのネットワークでA/DコンバータやWinner Take All回路などにも応用も可能である. 本論文ではこのネットワークの実装回路を比較的簡潔なMOS回路で構成し, セル単体の発振をSPICEでシミュレーションした.
抄録(英) We consider continuous-time analog cellular neural network incorporates hysteresis for VLSI. This cell can oscillate by itself, so this network generates various attractors. This network available for application of A/D converter, Winner Take All circuit and so on. In this paper, we implemented simple network circuit, and simulated cell oscillation by itself.
キーワード(和) ヒステリシス / OTA / 発振 / シュミットトリガー回路
キーワード(英) Hysteresis / OTA / Oscillation / Schmitt triggar circuit
資料番号 CAS96-35,NLP96-73
発行日

研究会情報
研究会 CAS
開催期間 1996/9/27(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Circuits and Systems (CAS)
本文の言語 JPN
タイトル(和) 連続時間ヒステリシスセルラーニューラルネットの実装化
サブタイトル(和)
タイトル(英) On an Implementation of continuous-time hysteresis cellular neural network
サブタイトル(和)
キーワード(1)(和/英) ヒステリシス / Hysteresis
キーワード(2)(和/英) OTA / OTA
キーワード(3)(和/英) 発振 / Oscillation
キーワード(4)(和/英) シュミットトリガー回路 / Schmitt triggar circuit
第 1 著者 氏名(和/英) 伊久 信 / Mokoto Korehisa
第 1 著者 所属(和/英) 上智大学理工学部電気電子工学科
Department of Electronic and Electrical Engineering, Faculty of Science and Engineering, Sophia University
第 2 著者 氏名(和/英) 神野 健哉 / Kenya Jin'no
第 2 著者 所属(和/英) 上智大学理工学部電気電子工学科
Department of Electronic and Electrical Engineering, Faculty of Science and Engineering, Sophia University
第 3 著者 氏名(和/英) 田中 衞 / Mamoru Tanaka
第 3 著者 所属(和/英) 上智大学理工学部電気電子工学科
Department of Electronic and Electrical Engineering, Faculty of Science and Engineering, Sophia University
発表年月日 1996/9/27
資料番号 CAS96-35,NLP96-73
巻番号(vol) vol.96
号番号(no) 272
ページ範囲 pp.-
ページ数 7
発行日