講演名 2001/12/6
フォトニックパケットスイッチにおけるWDMファイバ遅延線バッファのためのパケットスケジューリング(<特集テーマ>:フォトニックネットワーク, IP over WDM技術, 及び一般)
山口 貴詩, 馬場 健一, 村田 正幸, 北山 研一,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では、仮想的に容量を拡大できるWDM-FDLバッファを用い、可変長パケットを取り扱うことのできる2つの全光型パケットスイッチの性能比較評価を示す。すなわち、スイッチ内のすべての出力線にスイッチングされるパケットを1つのFDLバッファで共有して蓄積する共有バッファ型、および各出力ポートごとに設けられたそれぞれのFDLバッファに蓄積する出力バッファ型のフォトニックパケットスイッチを対象とする。それら2つの、FDLバッファを有するアーキテクチャに対してパケットスケジューリングアルゴリズムを適用して、シミュレーションによりフォトニックパケットスイッチの性能を明らかにし、さらにコストの観点からアーキテクチャの比較を行った。その結果、それぞれのアーキテクチャの特性、および有効性を示すパラメータ領域が存在することを明らかにした。
抄録(英) In this paper, we comparatively evaluate two photonic packet switch architectures with WDM-FDL buffer for synchronized variable length packets, considering packet buffer scheduling algorithms. The first one is a shared buffer type switch, which stores the packets sent to all output ports the the switch in one FDL buffer. The second one is an output port buffer type switch, which stores packets in the FDL buffer equipped with each output port. We evaluate the performance of each buffer-type node by applying the packet scheduling algorithm and compare two switching architectures from the viewpoint of costs. Through simulation experiments, we show that each architecture has a parameter region achieving the better performance.
キーワード(和) WDM / フォトニックパケットスイッチ / FDLバッファ / 可変長パケット / パケットスケジューリングアルゴリズム
キーワード(英) WDM / Photonic Packet Switch / FDL Buffer / Variable Length Size Packet / Packet Scheduling Algorithm
資料番号 IN2001-116
発行日

研究会情報
研究会 IN
開催期間 2001/12/6(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Information Networks (IN)
本文の言語 JPN
タイトル(和) フォトニックパケットスイッチにおけるWDMファイバ遅延線バッファのためのパケットスケジューリング(<特集テーマ>:フォトニックネットワーク, IP over WDM技術, 及び一般)
サブタイトル(和)
タイトル(英) Packet Scheduling for WDM Fiber Delay Line Buffers in Photonic Packet Switch
サブタイトル(和)
キーワード(1)(和/英) WDM / WDM
キーワード(2)(和/英) フォトニックパケットスイッチ / Photonic Packet Switch
キーワード(3)(和/英) FDLバッファ / FDL Buffer
キーワード(4)(和/英) 可変長パケット / Variable Length Size Packet
キーワード(5)(和/英) パケットスケジューリングアルゴリズム / Packet Scheduling Algorithm
第 1 著者 氏名(和/英) 山口 貴詩 / Takashi Yamaguchi
第 1 著者 所属(和/英) 大阪大学大学院基礎工学研究科
Graduate School of Engineering Science, Osaka University
第 2 著者 氏名(和/英) 馬場 健一 / Ken-ichi Baba
第 2 著者 所属(和/英) 大阪大学サイバーメディアセンター
Cybermedia Center, Osaka University
第 3 著者 氏名(和/英) 村田 正幸 / Masayuki Murata
第 3 著者 所属(和/英) 大阪大学サイバーメディアセンター
Cybermedia Center, Osaka University
第 4 著者 氏名(和/英) 北山 研一 / Ken-ichi Kitayama
第 4 著者 所属(和/英) 大阪大学大学院工学研究科
Graduate School of Engineering, Osaka University
発表年月日 2001/12/6
資料番号 IN2001-116
巻番号(vol) vol.101
号番号(no) 492
ページ範囲 pp.-
ページ数 8
発行日