講演名 | 2000/6/19 COMP2000-23 マルチスレッドアーキテクチャへの高級言語を用いた並列アルゴリズムのインプリメント 古田 徹, 伊藤 暁一, 木下 秀明, 中野 浩嗣, 林 達也, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | これまでに多くの並列アルゴリズムがPRAM上で開発されてきている.しかし、PRAMは複数のプロセッサから均一にアクセス可能な共有メモリをもっているので、現実的な並列計算機モデルではない.本稿では、PRAMよりも現実的なマルチスレッドアーキテクチャのシミュレータとコンパイラを開発した.このコンパイラはC風の高級言語で記述されたPRAMアルゴリズムから、シミュレータで直接実行可能な機械語コードを生成する.そして、マルチスレッドアーキテクチャの能力を明らかにするために、さまざまなPRAMアルゴリズムをマルチスレッドアーキテクチャ上で実行しその性能評価を行った. |
抄録(英) | Many parallel algorithms on the PRAM have been developed, so far. However, the PRAM is an unrealistic model of parallel computers, because it has a shared memory uniformily accessed by processors. The main contribution of this work is to develop a simulator and a compiler of the multithreaded architecture. For a given PRAM program written by a C-like language, this compiler generates a machine program executable on the simulator. To clarify the power of the multithreaded architecture, we executed several PRAM algorithms in it and evaluated their performance. |
キーワード(和) | マルチスレッドアーキテクチャ / PRAMアルゴリズム / コンパイラ |
キーワード(英) | multithread architecture / PRAM algorithm / complier |
資料番号 | COMP2000-23 |
発行日 |
研究会情報 | |
研究会 | COMP |
---|---|
開催期間 | 2000/6/19(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Theoretical Foundations of Computing (COMP) |
---|---|
本文の言語 | JPN |
タイトル(和) | COMP2000-23 マルチスレッドアーキテクチャへの高級言語を用いた並列アルゴリズムのインプリメント |
サブタイトル(和) | |
タイトル(英) | Implementing the Parallel Algorithms in the Multithreaded Architecture using High-Level Languadge |
サブタイトル(和) | |
キーワード(1)(和/英) | マルチスレッドアーキテクチャ / multithread architecture |
キーワード(2)(和/英) | PRAMアルゴリズム / PRAM algorithm |
キーワード(3)(和/英) | コンパイラ / complier |
第 1 著者 氏名(和/英) | 古田 徹 / TORU FURUTA |
第 1 著者 所属(和/英) | 名古屋工業大学電気情報工学科 Department of Electrical and Computer Engineering, Nagoya Institute of Technology |
第 2 著者 氏名(和/英) | 伊藤 暁一 / AKIHITO ITO |
第 2 著者 所属(和/英) | 名古屋工業大学電気情報工学科 Department of Electrical and Computer Engineering, Nagoya Institute of Technology |
第 3 著者 氏名(和/英) | 木下 秀明 / HIDEAKI KINOSITA |
第 3 著者 所属(和/英) | 名古屋工業大学電気情報工学科 Department of Electrical and Computer Engineering, Nagoya Institute of Technology |
第 4 著者 氏名(和/英) | 中野 浩嗣 / KOJI NAKANO |
第 4 著者 所属(和/英) | 名古屋工業大学電気情報工学科 Department of Electrical and Computer Engineering, Nagoya Institute of Technology |
第 5 著者 氏名(和/英) | 林 達也 / TATSUYA HAYASHI |
第 5 著者 所属(和/英) | 名古屋工業大学電気情報工学科 Department of Electrical and Computer Engineering, Nagoya Institute of Technology |
発表年月日 | 2000/6/19 |
資料番号 | COMP2000-23 |
巻番号(vol) | vol.100 |
号番号(no) | 144 |
ページ範囲 | pp.- |
ページ数 | 8 |
発行日 |