講演名 | 2002/9/20 2GHz帯オンチップポリフェーズフィルタの高精度化に関する検討 鈴木 賢司, 宇賀神 守, 小舘 淳一, 束原 恒夫, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 2GHz帯オンチップポリフェーズフィルタの高精度化について検討を行った。試作したRCポリフェーズフィルタは、高周波信号を扱う場合でも高精度な直交信号を扱えるように、レイアウトが4位相信号に対して90度回転対称になるように配置することを特徴としている。また、基盤を介したクロストークによる4位相信号の振幅誤差を低減するためポリフェーズフィルタとシリコン基盤間にシールドとなる接地されたメタル配線層を設けた。試作したRCポリフェーズフィルタでは、直交信号の信号振幅誤差は0.05dB程度、位相誤差は1度以内の特性が得うれた。これを無線通信用イメージ除去ミキサ回路に適用した結果、約40dBのイメージ抑圧比が得られた。 |
抄録(英) | 2-GHz-Band Highly Accurate On-chip Polyphase filters is presented. A rotational asymmetric configuration is adopted to improve the gain mismatches and phase errors of quadrature signals. Shielded metal layer, which is between polyphase filters and substrate of wafers, could reduce the substrate crosstalk, which causes the gain mismatches of quadrature signals. The measured amplitude mismatches and phase errors of the polyphase filters are 0.05 dB and I degree, respectively. An image rejection mixer, which composed of a quadrature mixer and the polyphase filters, achieves 40dB image rejection. |
キーワード(和) | ポリフェーズフィルタ / イメージ除去ミキサ / CMOS / SOI / SIMOX |
キーワード(英) | Polyphase filters / Image rejection Mixers / CMOS / SOI / SIMOX |
資料番号 | ICD2002-101 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 2002/9/20(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 2GHz帯オンチップポリフェーズフィルタの高精度化に関する検討 |
サブタイトル(和) | |
タイトル(英) | 2-GHz-B and Highly Accurate On-chip Polyphase filters |
サブタイトル(和) | |
キーワード(1)(和/英) | ポリフェーズフィルタ / Polyphase filters |
キーワード(2)(和/英) | イメージ除去ミキサ / Image rejection Mixers |
キーワード(3)(和/英) | CMOS / CMOS |
キーワード(4)(和/英) | SOI / SOI |
キーワード(5)(和/英) | SIMOX / SIMOX |
第 1 著者 氏名(和/英) | 鈴木 賢司 / Kenji SUZUKI |
第 1 著者 所属(和/英) | NTTマイクロシステムインテグレーション研究所 NTT Microsystem Integration Laboratories |
第 2 著者 氏名(和/英) | 宇賀神 守 / Mamoru UGAJIN |
第 2 著者 所属(和/英) | NTTマイクロシステムインテグレーション研究所 NTT Microsystem Integration Laboratories |
第 3 著者 氏名(和/英) | 小舘 淳一 / Junichi KODATE |
第 3 著者 所属(和/英) | NTTマイクロシステムインテグレーション研究所 NTT Microsystem Integration Laboratories |
第 4 著者 氏名(和/英) | 束原 恒夫 / Tsuneo TSUKAHARA |
第 4 著者 所属(和/英) | NTTマイクロシステムインテグレーション研究所 NTT Microsystem Integration Laboratories |
発表年月日 | 2002/9/20 |
資料番号 | ICD2002-101 |
巻番号(vol) | vol.102 |
号番号(no) | 340 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |