講演名 2002/9/19
パイプラインA/D変換器におけるキャパシタミスマッチのディジタル補正値推定手法
古田 雅則, 川人 祥二, 宮崎 大輔,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) パイプラインA/D変換器におけるキャパシタミスマッチのディジタル補正値推定手法について提案する.提案する方式は,A/D変換器の積分非直線性特性を用い,直接キャパシタミスマッチの補正値を推定することができるため,多くのパイプラインA/D変換器アーキテクチャに対し適用することが可能である。試作した10-bitパイプラインA/D変換器に対し,本推定手法を用いたディジタル補正を行った結果,A/D変換器の信号対ノイズ歪比を56.5dBに,積分非直線性誤差の最大値を0.3LSBに,また,微分非直線性誤差の最大値を0.3LSBにそれぞれ性能を向上させることができた.
抄録(英) An estimation method, in which digital correction coefficients due to capacitor mismatch in pipelined ADC are directly measured by the error coefficients using the ADC INL plot, is described. The proposed technique can be applied for various types of pipelined ADC architectures. Test results using an implemented 10-bit pipelined ADC show that the ADC achieves a maximum signal-to-noise-and-distortion ratio of 56.5dB, a maximum integral non-linearity of 0.3 LSB, and a maximum differential non-linearity of 0.3 LSB using the digital calibration.
キーワード(和) パイプラインA/D変換器 / ディジタル補正 / ディジタル補正値推定
キーワード(英) pipelined ADC / digital calibration / error estimation
資料番号 ICD2002-82
発行日

研究会情報
研究会 ICD
開催期間 2002/9/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) パイプラインA/D変換器におけるキャパシタミスマッチのディジタル補正値推定手法
サブタイトル(和)
タイトル(英) A Method of Estimation of Digital Correction Coefficient of Capacitor Mismatch for Pipelined Analog-to-Digital Converters
サブタイトル(和)
キーワード(1)(和/英) パイプラインA/D変換器 / pipelined ADC
キーワード(2)(和/英) ディジタル補正 / digital calibration
キーワード(3)(和/英) ディジタル補正値推定 / error estimation
第 1 著者 氏名(和/英) 古田 雅則 / Masanori FURUTA
第 1 著者 所属(和/英) 静岡大学
Shizuoka University
第 2 著者 氏名(和/英) 川人 祥二 / Shoji KAWAHITO
第 2 著者 所属(和/英) 静岡大学電子工学研究所
The Research Institute of Electronics,Shizuoka University
第 3 著者 氏名(和/英) 宮崎 大輔 / Daisuke MIYAZAKI
第 3 著者 所属(和/英) 静岡大学電子工学研究所
The Research Institute of Electronics,Shizuoka University
発表年月日 2002/9/19
資料番号 ICD2002-82
巻番号(vol) vol.102
号番号(no) 339
ページ範囲 pp.-
ページ数 6
発行日