講演名 2001/8/31
0.7V200MHz動作キャリブレーション方式PLLの試作報告
柴原 禎之, 小久保 優,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 1V以下の低電圧で動作できるPLL方式のの検討および試作評価を行なった。低しきい値プロセス適用時, 電圧制御発振動器がリーク電流により発振し, 所定の周波数範囲を超える問題に対し, キャリブレーション方式による対策を適用した。0.18μmプロセスを用いて試作した結果, 電源電圧0.7V, 200MHz動作時において消費電力470μw, 収束時間10μs, cycle-to-cycleジッタ142psを達成した。また, 電源電圧0.7Vにおいて最大400MHz動作を確認した。
抄録(英) This paper presents evaluation results of sub 1V Phase Locked Loop(PLL).By means of large leakage current of the deep sub-micron CMOS.the minimum oscillation frequecy of a voltage controlled oscillator exceeds the desired tuning range and the PLL fails to lock.In this work, a self-calibration technique has been applied to adjust the tuning range automatically into the desired frequency band.The prtotype PLL demonstrates a settling time of 10μs, a cycle-to-cycle jitter of 142ps, and a power consumption of 470μW at 0.7V-200MHz.Moreover, the maximum operating frequency of the PLL is as high as 400MHz at 0.7V.
キーワード(和) 低電圧 / 低しきい値 / リーク電流 / PLL / キャリブレーション
キーワード(英) Low Voltage / Low Threshold Voltage Transistor / Leakage current / PLL / Calibration
資料番号 ICD2001-95
発行日

研究会情報
研究会 ICD
開催期間 2001/8/31(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 0.7V200MHz動作キャリブレーション方式PLLの試作報告
サブタイトル(和)
タイトル(英) Evaluation Results of a 0.7V-200MHz self-calibration PLL
サブタイトル(和)
キーワード(1)(和/英) 低電圧 / Low Voltage
キーワード(2)(和/英) 低しきい値 / Low Threshold Voltage Transistor
キーワード(3)(和/英) リーク電流 / Leakage current
キーワード(4)(和/英) PLL / PLL
キーワード(5)(和/英) キャリブレーション / Calibration
第 1 著者 氏名(和/英) 柴原 禎之 / Yoshiyuki SHIBAHARA
第 1 著者 所属(和/英) 株式会社 日立製作所 中央研究所
Central Research Laboatory, Hitachi Ltd
第 2 著者 氏名(和/英) 小久保 優 / Masaru KOKUBO
第 2 著者 所属(和/英) 株式会社 日立製作所 中央研究所
Central Research Laboatory, Hitachi Ltd
発表年月日 2001/8/31
資料番号 ICD2001-95
巻番号(vol) vol.101
号番号(no) 282
ページ範囲 pp.-
ページ数 6
発行日