講演名 2000/10/16
異なるDSPアーキテクチャにおけるフィルタバンク実現のメモリアクセスの検討
水谷 直喜, 村松 正吾, 菊池 久和,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本報告では, いくつかの異なるアーキテクチャのディジタル信号処理プロセッサ(DSP)を想定し, その上でのフィルタバンクの効果的な処理手順について検討を行なう.特に, メモリアクセスに注目し, メモリ転送回数, 消費電力および演算精度による評価を行なう.DSPは, 高速な信号処理のためにハーバードアーキテクチャを採用し, 積和演算器(MAC)やバレルシフタなど特殊な演算器を有する.しかしながら, MAC演算器のみに限っても, その個数やアキュムレータの数の違いなどが存在し, 処理手順によっては, 非効率なメモリアクセスや演算精度の劣化を生ずることがある.特に, 余分なメモリアクセスは消費電力に影響を及ぼすため重要な問題である.一方, フィルタバンクは, サブバンド符号化やウェーブレット符号化における要素技術であり, DSP上での効果的な実現が望まれる, そこで本報告では, このフィルタバンクの分析器と解析器の統一表現を用い, その表現を二種類の手順に分けて, 異なるMAC演算器を用いた場合の, それぞれの手順の比較検討を行なう.
抄録(英) In this report, supposing digital signal processors (DSP) of different architectures, the efficient implementation of filter banks is investigated. Especially, focusing on the memory accesses, the number of memory transfers, the power consumptions and the processing accuracies are discussed. DSP employs the Harvard architecture for fast signal processing and has special functional units, such as multiplier-and-accumulator (MAC) units, Barrel shifters and so forth. Even if looking only the MAC units, however, there are some differences in the number of units, the number of accumulators and so forth. In addition, the processing procedure influences the efficiency of memory accesses and the processing accuracy. It is known that the extra memory accesses affects the power consumption, and is very important problem. On the other hand, filter banks are known as an element technique of subband coding and wavelet coding. Thus, their efficient implementation is expected. In this report, firstly the unified representation of analyses and synthesis banks are introduced and then it is divided into two types of procedures. These procedures are investigated with MAC units of different architectures.
キーワード(和) 信号処理プロセッサ / フィルタバンク / ウェーブレット / 積和演算器
キーワード(英) Digital signal processor(DSP) / Filter bank / Wavelet / Multiply and accumulate(MAC)
資料番号 DSP2000-105,ICD2000-98,IE2000-50
発行日

研究会情報
研究会 ICD
開催期間 2000/10/16(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 異なるDSPアーキテクチャにおけるフィルタバンク実現のメモリアクセスの検討
サブタイトル(和)
タイトル(英) Memory Access Estimation of Filter Bank Implementation on Different DSP Architectures
サブタイトル(和)
キーワード(1)(和/英) 信号処理プロセッサ / Digital signal processor(DSP)
キーワード(2)(和/英) フィルタバンク / Filter bank
キーワード(3)(和/英) ウェーブレット / Wavelet
キーワード(4)(和/英) 積和演算器 / Multiply and accumulate(MAC)
第 1 著者 氏名(和/英) 水谷 直喜 / Naoki Mizutani
第 1 著者 所属(和/英) 新潟大学工学部電気電子工学科
Faculty of Engineering, Niigata University
第 2 著者 氏名(和/英) 村松 正吾 / shogo Muramatsu
第 2 著者 所属(和/英) 新潟大学工学部電気電子工学科
Faculty of Engineering, Niigata University
第 3 著者 氏名(和/英) 菊池 久和 / Hisakazu Kikuchi
第 3 著者 所属(和/英) 新潟大学工学部電気電子工学科
Faculty of Engineering, Niigata University
発表年月日 2000/10/16
資料番号 DSP2000-105,ICD2000-98,IE2000-50
巻番号(vol) vol.100
号番号(no) 386
ページ範囲 pp.-
ページ数 8
発行日