講演名 2000/4/14
高生産性、高性能マルチバンクRDRAMのための新規アーキテクチャ
今井 誠郎, 永井 健, 高瀬 覚, 向井 秀夫, 前嶋 洋, 伊東 幹彦, 和気 裕子, 桜井 清史, 原 毅彦, 小柳 勝, 中川 薫,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 0.175um CMOS技術を用いて非独立2x16バンク構成の288Mb RDRAMを作製し、2GB/sの転送速度を達成した。本製品の特徴は、幅広い用途に応じてページサイズを1KB、2KBに切り替え可能であること、カットダウン品の作製を容易にするメモリコア構成を用いていること、データ転送システムを共有することにより面積効率を改善していることである。
抄録(英) A 288Mb RDRAM has been developed using 0.175um CMOS technology to achieve an interleave operation of 2x16 split dependent banks with 2GB/s data rate. It features dual page size of 1KB and 2KB for widespread use, memory core arrangement which suits creation of a cut-down device for high productivity, and shared data transmission system among all banks to improve area efficiency.
キーワード(和) RDRAM / マルチバンク / ページサイズ / メモリコア / 低コスト
キーワード(英) RDRAM / multiple bank / page size / memory core / cost-efficiency
資料番号 ICD2000-9
発行日

研究会情報
研究会 ICD
開催期間 2000/4/14(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 高生産性、高性能マルチバンクRDRAMのための新規アーキテクチャ
サブタイトル(和)
タイトル(英) New Architecture for Cost-Efficient High-Performance Multiple-Bank RDRAM
サブタイトル(和)
キーワード(1)(和/英) RDRAM / RDRAM
キーワード(2)(和/英) マルチバンク / multiple bank
キーワード(3)(和/英) ページサイズ / page size
キーワード(4)(和/英) メモリコア / memory core
キーワード(5)(和/英) 低コスト / cost-efficiency
第 1 著者 氏名(和/英) 今井 誠郎 / Seiro Imai
第 1 著者 所属(和/英) (株)東芝 : マイクロエレクトロニクス技術研究所
Micro electronics Engineering Laboratory, Toshiba Corporation
第 2 著者 氏名(和/英) 永井 健 / Takeshi Nagai
第 2 著者 所属(和/英) (株)東芝 : マイクロエレクトロニクス技術研究所
Micro electronics Engineering Laboratory, Toshiba Corporation
第 3 著者 氏名(和/英) 高瀬 覚 / Satoru Takase
第 3 著者 所属(和/英) (株)東芝 : マイクロエレクトロニクス技術研究所
Micro electronics Engineering Laboratory, Toshiba Corporation
第 4 著者 氏名(和/英) 向井 秀夫 / Hideo Mukai
第 4 著者 所属(和/英) (株)東芝 : マイクロエレクトロニクス技術研究所
Micro electronics Engineering Laboratory, Toshiba Corporation
第 5 著者 氏名(和/英) 前嶋 洋 / Hiroshi Maejima
第 5 著者 所属(和/英) (株)東芝 : マイクロエレクトロニクス技術研究所
Micro electronics Engineering Laboratory, Toshiba Corporation
第 6 著者 氏名(和/英) 伊東 幹彦 / Mikihiko Ito
第 6 著者 所属(和/英) (株)東芝 : マイクロエレクトロニクス技術研究所
Micro electronics Engineering Laboratory, Toshiba Corporation
第 7 著者 氏名(和/英) 和気 裕子 / Hiroko Waki
第 7 著者 所属(和/英) 東芝マイクロエレクトロニクス(株)
Toshiba Microelectronics Corporation
第 8 著者 氏名(和/英) 桜井 清史 / Kiyofumi Sakurai
第 8 著者 所属(和/英) 東芝マイクロエレクトロニクス(株)
Toshiba Microelectronics Corporation
第 9 著者 氏名(和/英) 原 毅彦 / Takahiko Hara
第 9 著者 所属(和/英) (株)東芝 : マイクロエレクトロニクス技術研究所
Micro electronics Engineering Laboratory, Toshiba Corporation
第 10 著者 氏名(和/英) 小柳 勝 / Masaru Koyanagi
第 10 著者 所属(和/英) (株)東芝 : メモリ事業部
DRAM Product Design Department, Toshiba Corporation
第 11 著者 氏名(和/英) 中川 薫 / Kaoru Nakagawa
第 11 著者 所属(和/英) (株)東芝 : マイクロエレクトロニクス技術研究所
Micro electronics Engineering Laboratory, Toshiba Corporation
発表年月日 2000/4/14
資料番号 ICD2000-9
巻番号(vol) vol.100
号番号(no) 6
ページ範囲 pp.-
ページ数 6
発行日