講演名 1999/7/22
Reuse Design of Run Length Coder using VHDL
,
PDFダウンロードページ PDFダウンロードページへ
抄録(和)
抄録(英) In this paper, we describe the interface specification and core block design methods for Run Length Coder of video compression application. It offers high performance and many features to meet multimedia, and digital video applications. We design VLSI architecture of run length coder using VHDL. This design can achieve the high performance for video coder, is based on H.263 Recommendation. The format of the outputs is compatible with the stream of the Variable Length Coding. Run Length Coder is implemented by register transfer level(RTL) of VHDL. The designed block is synthesized by Compass synthesis with 0.5um CMOS, 3.3V, technology and reuse as core IP(Intellectual Property) of H.263 and MPEG4 application. The run length coder block contains 4,000 logic gates and total 1,536 bits of Static RAM. The designed block is synthesized by Compass synthesis with 0.5μm CMOS, 3.3V, technology. Fully synchronous design allows for fast operation while maintaining a low gate count. The core will reuse to multimedia system and digital video applications.
キーワード(和)
キーワード(英)
資料番号 ICD99-72
発行日

研究会情報
研究会 ICD
開催期間 1999/7/22(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 ENG
タイトル(和)
サブタイトル(和)
タイトル(英) Reuse Design of Run Length Coder using VHDL
サブタイトル(和)
キーワード(1)(和/英)
第 1 著者 氏名(和/英) / Seongmo Park
第 1 著者 所属(和/英)
Department of Integrated Circuits Design, Electronics and Telecommunications Research Institute
発表年月日 1999/7/22
資料番号 ICD99-72
巻番号(vol) vol.99
号番号(no) 233
ページ範囲 pp.-
ページ数 5
発行日