講演名 | 1994/7/25 Gbit/sバイポーラスタンダードセルLSI構成法 小池 恵一, 川合 健治, 市野 晴彦, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | Gbit, s動作のLSIを実現するバイポーラスタンダードセルLSI構成法について述べる。セル内に差動クロック専用の固定配線チャネルを持つライブラリ構成と、差動クロックの等長化・等負荷化を考慮したクロック分配手法により、1.8Gbit/s動作の2.5kゲートLSIを実現した。 |
抄録(英) | A bipolar standard cell LSI design methodology for Gbit, s LSIs is described.A unique,configuration of cell libraries which have internal fixed routing channels especially for differntial dlocks and a clock distribution scheme that considers the equal length and load of differential clocks makes it possible to achieve a 1. 8Gbit/s 2.5k-gate LSI. |
キーワード(和) | バイポーラ / 標準セル / クロック分配 / クロックスキュー / SDH信号処理 |
キーワード(英) | bipolar / standard cell / clock distribution / clock skew / SDH signal processing |
資料番号 | ED94-35,ICD94-76 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 1994/7/25(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | Gbit/sバイポーラスタンダードセルLSI構成法 |
サブタイトル(和) | |
タイトル(英) | A Design Methodology of Bipolar Standard Cell LSIs for Gbit/s Signal Processing |
サブタイトル(和) | |
キーワード(1)(和/英) | バイポーラ / bipolar |
キーワード(2)(和/英) | 標準セル / standard cell |
キーワード(3)(和/英) | クロック分配 / clock distribution |
キーワード(4)(和/英) | クロックスキュー / clock skew |
キーワード(5)(和/英) | SDH信号処理 / SDH signal processing |
第 1 著者 氏名(和/英) | 小池 恵一 / Keiichi Koike |
第 1 著者 所属(和/英) | NTT LSI研究所 NTT LSI Laboratries |
第 2 著者 氏名(和/英) | 川合 健治 / Kenji Kawai |
第 2 著者 所属(和/英) | NTT LSI研究所 NTT LSI Laboratries |
第 3 著者 氏名(和/英) | 市野 晴彦 / Haruhiko Ichino |
第 3 著者 所属(和/英) | NTT LSI研究所 NTT LSI Laboratries |
発表年月日 | 1994/7/25 |
資料番号 | ED94-35,ICD94-76 |
巻番号(vol) | vol.94 |
号番号(no) | 175 |
ページ範囲 | pp.- |
ページ数 | 8 |
発行日 |