講演名 | 1998/7/23 可変電源電圧供給方式と2電源化方式を組み合わせた低電力技術におけるトップダウン設計手法 濱田 基嗣, 高橋 真史, 荒木田 英穂, 千葉 明彦, 寺澤 敏弘, 石川 貴史, 金澤 正博, 五十嵐 睦典, 宇佐美 公良, 黒田 忠広, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 可変電源電圧供給方式と論理回路の内部2電源方式という2つの低消費電力技術を組合せ、さらなる低消費電力化を追求する設計技術を提案する。論理回路の内部2電源化の際に問題となる、最適な電源電圧の組合せに関する理論を構築し、論理設計を行う前の段階で最適な電圧の組合せを決定することができるようになり、設計のトップダウン化が可能になった。また内部2電源方式の導入に伴うオーバーヘッドの大きな要因となっていた電圧レベル変換回路についても、フリップフロップ回路と統合することにより、面積、遅延、消費電力の点で大きく改善した。本設計手法をMPEG4 video codecの設計に応用し、従来の設計手法による場合に比べて55%の電力を削減することに成功した。 |
抄録(英) | A novel design technique which combines a Variable Supply-voltage scheme and a Clustered Voltage Scaling is presented(VS-CVS scheme).A theory to choose the optimum supply voltages in the VS-CVS scheme is discussed which enables us to perform chip design in a topdown fashion.Level-shifting flip-flops are developed which reduce power, delay, area penalties significantly.Application of this technique to an MPEG4 video codec saves 55% of the power dissipation without degrading circuit performance compared to a conventional CMOS design. |
キーワード(和) | VS-CVS / VTCMOS / VS / CVS / MPEG4 |
キーワード(英) | VS-CVS / VTCMOS / VS / CVS / MPEG4 |
資料番号 | SDM98-86,ICD98-85 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 1998/7/23(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | ENG |
タイトル(和) | 可変電源電圧供給方式と2電源化方式を組み合わせた低電力技術におけるトップダウン設計手法 |
サブタイトル(和) | |
タイトル(英) | A top-down low power design technique using clustered voltage scaling with variable supply-voltage scheme |
サブタイトル(和) | |
キーワード(1)(和/英) | VS-CVS / VS-CVS |
キーワード(2)(和/英) | VTCMOS / VTCMOS |
キーワード(3)(和/英) | VS / VS |
キーワード(4)(和/英) | CVS / CVS |
キーワード(5)(和/英) | MPEG4 / MPEG4 |
第 1 著者 氏名(和/英) | 濱田 基嗣 / Mototsugu Hamada |
第 1 著者 所属(和/英) | 株式会社東芝 Toshiba Corp. |
第 2 著者 氏名(和/英) | 高橋 真史 / Masafumi Takahashi |
第 2 著者 所属(和/英) | 株式会社東芝 Toshiba Corp. |
第 3 著者 氏名(和/英) | 荒木田 英穂 / Hideho Arakida |
第 3 著者 所属(和/英) | 株式会社東芝 Toshiba Corp. |
第 4 著者 氏名(和/英) | 千葉 明彦 / Akihiko Chiba |
第 4 著者 所属(和/英) | 東芝マイクロエレクトロニクス株式会社 Toshiba Microelectronics Corp. |
第 5 著者 氏名(和/英) | 寺澤 敏弘 / Toshihiro Terazawa |
第 5 著者 所属(和/英) | 東芝マイクロエレクトロニクス株式会社 Toshiba Microelectronics Corp. |
第 6 著者 氏名(和/英) | 石川 貴史 / Takashi Ishikawa |
第 6 著者 所属(和/英) | 株式会社東芝 Toshiba Corp. |
第 7 著者 氏名(和/英) | 金澤 正博 / Masahiro Kanazawa |
第 7 著者 所属(和/英) | 株式会社東芝 Toshiba Corp. |
第 8 著者 氏名(和/英) | 五十嵐 睦典 / Mutsunori Igarashi |
第 8 著者 所属(和/英) | 株式会社東芝 Toshiba Corp. |
第 9 著者 氏名(和/英) | 宇佐美 公良 / Kimiyoshi Usami |
第 9 著者 所属(和/英) | 株式会社東芝 Toshiba Corp. |
第 10 著者 氏名(和/英) | 黒田 忠広 / Tadahiro Kuroda |
第 10 著者 所属(和/英) | 株式会社東芝 Toshiba Corp. |
発表年月日 | 1998/7/23 |
資料番号 | SDM98-86,ICD98-85 |
巻番号(vol) | vol.98 |
号番号(no) | 195 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |