講演名 | 1998/10/15 任意サイズモルホロジー演算を行う映像処理プロセッサ・アーキテクチャ 石井 宏明, 大川 博史, 山内 寛紀, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 8×8の画素ブロックを単位とする、局所並列型の汎用的な画像プロセッサアーキテクチャにて、任意形状のグレースケールモルホロジー演算を、映像の実時間レートで実現させる手法を検討した。算術演算を並列に行うSIMD演算器と、比較演算を並列に行う連想メモリとからなるサーバプロセッサを、マイクロプロセッサの拡張命令にて制御する方式である。画面の周辺処理に伴うMISC処理と、連想メモリでの一括並列処理の分担法を種々検討し、展開ユニット実装する手法を提案した。また命令レベルの動作シミュレータにて性能を評価した。 |
抄録(英) | This paper proposes a new video processor architecture intending for real-time complex morphology processing which include gray-scale processing, and size-free filterings. A SIMD execution unit of parallel arithmetic operations and a CAM(Content associated Memory)unit of highly parallel Min/Max operations, both are comprised in a server processor, cooperate with each other and the server processor attains high efficient video processings including the morphology operations. A new unit for matching an on-around processing of the image to the regularized CAM operations are also took in the server processor. The real time performance is certificated with through its instruction level simulator. |
キーワード(和) | グレースケールモルホロジー / 映像処理 / サーバプロセッシング / 連想メモリ / SIMD演算器 |
キーワード(英) | Grey Scale Morphology / Video Processing / Server Processing / CAM / SIMD Execution Unit |
資料番号 | DSP98-99,ICD98-186,CPSY98-101 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 1998/10/15(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 任意サイズモルホロジー演算を行う映像処理プロセッサ・アーキテクチャ |
サブタイトル(和) | |
タイトル(英) | A Video Processor Architecture for Size-Free Morphology Operations |
サブタイトル(和) | |
キーワード(1)(和/英) | グレースケールモルホロジー / Grey Scale Morphology |
キーワード(2)(和/英) | 映像処理 / Video Processing |
キーワード(3)(和/英) | サーバプロセッシング / Server Processing |
キーワード(4)(和/英) | 連想メモリ / CAM |
キーワード(5)(和/英) | SIMD演算器 / SIMD Execution Unit |
第 1 著者 氏名(和/英) | 石井 宏明 / Hiroaki Ishii |
第 1 著者 所属(和/英) | 立命館大学理工学部電気電子工学科 Department of Electrical Engineering, Ritsumeikan University |
第 2 著者 氏名(和/英) | 大川 博史 / Hiroshi Okawa |
第 2 著者 所属(和/英) | 立命館大学理工学部電気電子工学科 Department of Electrical Engineering, Ritsumeikan University |
第 3 著者 氏名(和/英) | 山内 寛紀 / Hironori Yamauchi |
第 3 著者 所属(和/英) | 立命館大学理工学部電気電子工学科 Department of Electrical Engineering, Ritsumeikan University |
発表年月日 | 1998/10/15 |
資料番号 | DSP98-99,ICD98-186,CPSY98-101 |
巻番号(vol) | vol.98 |
号番号(no) | 320 |
ページ範囲 | pp.- |
ページ数 | 8 |
発行日 |