講演名 | 1998/6/18 1チップMPEG2 MP@ML エンコーダLSIの開発 山影 朋夫, 上谷 義治, 児玉 知也, 村岡 寛昭, 河原 暢郎, 武捨 敏彦, 稲垣 雄史, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 我々は、DVDオーサリング等の業務用途に適用可能な1チップMPEG2 MP@MLビデオエンコーダLSIを開発した。動き検出範囲の制限・局所化や探索精度の低下等による性能劣化をほとんど伴わずに、広い検出範囲(水平±144x垂直±96(インターレース画像、M=3))から動き検出を行う方式を開発し、本LSIに適用した。本方式は、演算量を直接探索の1/144に、MPEG2テストモデル(TM5)の6/16に削減したにもかかわらず、TM5と同等性能の動き検出方式を実現している。また、RISCからの制御により2パス可変レート符号化等のDVDに要求される機能を実現できる。LSIは、0.3μmCMOSプロセスにて3層配線のエンベデッドアレイを用い、チップサイズは14.17mmx14.17mm、420万トランジスタである。電源電圧は3.3Vで消費電力は2.3Wである。 |
抄録(英) | A shingle-chip MPEG2 MP@ML video encoder LSI for professional/commercial applications has been developed. The motion estimation algorithm, which has been developed to achieve wide(±144 horizontal and ±96 vertical(at M=3 for interlaced sequence))without deteriorating the performance by localizing the search area or coarsening search precision, was adopted into the LSI. Although the computation power is reduced to 1/144(compared with direct search)and 1/16(compared with MPEG2 test model(TM5)), the performance of motion estimation is maintained. Specifications required for a DVD encoding system(such as 2-pass variable bit-rate encoding)are realized under the control of a RISC. The chip was designed using 0.3μm CMOS technology and the chip size is 14.17mmx14.17mm with 4.2M transistors. The power consumption is 2.3W at 3.3V. |
キーワード(和) | MPEG2 / エンコーダLSI / 動き検出 / 可変レート符号化 |
キーワード(英) | MPEG2 / Encoder LSI / Motion estimation / Variable bit-rate encoding |
資料番号 | ED98-52,SDM98-52,ICD98-51 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 1998/6/18(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 1チップMPEG2 MP@ML エンコーダLSIの開発 |
サブタイトル(和) | |
タイトル(英) | A Single-Chip Encoder LSI for MPEG2 MP@ML |
サブタイトル(和) | |
キーワード(1)(和/英) | MPEG2 / MPEG2 |
キーワード(2)(和/英) | エンコーダLSI / Encoder LSI |
キーワード(3)(和/英) | 動き検出 / Motion estimation |
キーワード(4)(和/英) | 可変レート符号化 / Variable bit-rate encoding |
第 1 著者 氏名(和/英) | 山影 朋夫 / Tomoo YAMAKAGE |
第 1 著者 所属(和/英) | 株式会社東芝 TOSHIBA Corp. |
第 2 著者 氏名(和/英) | 上谷 義治 / Yoshiharu UETANI |
第 2 著者 所属(和/英) | 株式会社東芝 TOSHIBA Corp. |
第 3 著者 氏名(和/英) | 児玉 知也 / Tomoya KODAMA |
第 3 著者 所属(和/英) | 株式会社東芝 TOSHIBA Corp. |
第 4 著者 氏名(和/英) | 村岡 寛昭 / Hiroaki MURAOKA |
第 4 著者 所属(和/英) | 株式会社東芝 TOSHIBA Corp. |
第 5 著者 氏名(和/英) | 河原 暢郎 / Nobuo KAWAHARA |
第 5 著者 所属(和/英) | 株式会社東芝 TOSHIBA Corp. |
第 6 著者 氏名(和/英) | 武捨 敏彦 / Toshihiko MUSHA |
第 6 著者 所属(和/英) | 株式会社東芝 TOSHIBA Corp. |
第 7 著者 氏名(和/英) | 稲垣 雄史 / Takeshi INAGAKI |
第 7 著者 所属(和/英) | 東芝AVE株式会社 TOSHIBA AVE Co., Ltd. |
発表年月日 | 1998/6/18 |
資料番号 | ED98-52,SDM98-52,ICD98-51 |
巻番号(vol) | vol.98 |
号番号(no) | 120 |
ページ範囲 | pp.- |
ページ数 | 7 |
発行日 |