講演名 | 1998/5/22 自己組織化マップを用いたプロセッサアレイの再構成法 重井 徳貴, 宮島 廣美, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 故障プロセッサが発生するプロセッサアレイを再構成するために自己組織化マップ(SOM)を用いた手法について述べる.その手法ではまず, SOMによりサイズN×Nの論理アレイをサイズ(N+2)×(N+2)の物理アレイにマッピングする. そして, そのマッピングの結果にもとづき物理アレイ上のルーティングを行なう. 本稿では, SOMによるマッピングアルゴリズム, ルーティング方法, そしてシミュレーション結果について述べる. |
抄録(英) | A method for reconfiguring processor arrays which contains faulty processors. The method is based on self-organizing map (SOM). In the method, first, a logical array is mapped onto a physical array by SOM. Then, routing on the array is performed according to the mapping. In this paper, we describes the mapping algorithm based on SOM and the routing scheme, and computer simulations are performed. |
キーワード(和) | プロセッサアレイ / プロセッサの故障 / 再構成 / 自己組織化マップ / フォールトトレランス |
キーワード(英) | processor array / faulty processor / reconfiguration / self-organizing map / fault tolerance |
資料番号 | |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 1998/5/22(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 自己組織化マップを用いたプロセッサアレイの再構成法 |
サブタイトル(和) | |
タイトル(英) | Reconfiguration Method of Processor Arrays using Self-Organizing Map |
サブタイトル(和) | |
キーワード(1)(和/英) | プロセッサアレイ / processor array |
キーワード(2)(和/英) | プロセッサの故障 / faulty processor |
キーワード(3)(和/英) | 再構成 / reconfiguration |
キーワード(4)(和/英) | 自己組織化マップ / self-organizing map |
キーワード(5)(和/英) | フォールトトレランス / fault tolerance |
第 1 著者 氏名(和/英) | 重井 徳貴 / Noritaka SHIGEI |
第 1 著者 所属(和/英) | 島根大学総合理工学部 Shimane University |
第 2 著者 氏名(和/英) | 宮島 廣美 / Hiromi MIYAJIMA |
第 2 著者 所属(和/英) | 鹿児島大学工学部 Kagoshima University |
発表年月日 | 1998/5/22 |
資料番号 | |
巻番号(vol) | vol.98 |
号番号(no) | 66 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |