講演名 1996/9/27
レファレンスフィードフォワードアーキテクチャを用いた10-bit 50MS/s 300mW A/Dコンバータ (<特集> アナログ・アナデジLSIおよび一般)
松本 修, 熊本 敏夫, 伊藤 正雄, 奥田 孝, 百濃 寛之, 三木 隆博, 岡田 圭介, 角 正,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本論文はレファレンスフィードフォワードアーキテクチャを用いたパイプライン構成の10ビット50MS/s 300mW CMOS A/Dコンバータについて述べたものである. 消費電力を削減するためにステージ間の減算回路に従来の高速高利得アンプの代わりに抵抗負荷の低利得差動アンプ(DifAMP)を用いた. 各ステージのレファレンス電圧と減算信号電圧のマッチングはD/Aコンバータ/減算器(DA/subt)と等しい特性をもつレファレンス生成回路(RefGEN)を設けることによって実現した. さらに消費電力を削減するために入力部のサンプル/ホールド(S/H)回路を削除した. ソースフォロワとラッチ回路からなる高速のコンパレータを第1ステージのサブA/Dコンバータに導入することなどで入力信号帯域の劣化を低減した.
抄録(英) This paper describes a 4-stage pipelined 10-bit 50MS/s 300mW CMOS ADC using Reference Feed-Forward architecture. To reduce power dissipation, resistive-load differential amplifiers (DifAMPs) are used between two pipeline stages instead of high-gain high-speed amplifiers. The gain matching of the reference voltage with the internal signal range is achieved by a reference generator (RefGEN) having the same characteristics as a DAC/subtractor circuit(DA/subt). Each offset voltage of the DifAMPs is canncelled by the offset cancellation technique. The front-end sample/hold (S/H) circuit is eliminated to reduce power dissipation. Analog bandwidth is not degraded by introducing high-speed comparators based on source followers and latch circuit into the 1st-stage A/D subconverter (ADSC).
キーワード(和) A/D変換器 / サンプル/ホールド回路 / 減算回路 / 電圧比較器 / レファレンス電圧
キーワード(英) A/D Converter / Sample/Hold Circuit / Subtractor / Comparator / Reference Voltage
資料番号 ICD96-122
発行日

研究会情報
研究会 ICD
開催期間 1996/9/27(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) レファレンスフィードフォワードアーキテクチャを用いた10-bit 50MS/s 300mW A/Dコンバータ (<特集> アナログ・アナデジLSIおよび一般)
サブタイトル(和)
タイトル(英) A 10-bit 50MS/s 300mW A/D Converter using Reference Feed-Forward Architecture
サブタイトル(和)
キーワード(1)(和/英) A/D変換器 / A/D Converter
キーワード(2)(和/英) サンプル/ホールド回路 / Sample/Hold Circuit
キーワード(3)(和/英) 減算回路 / Subtractor
キーワード(4)(和/英) 電圧比較器 / Comparator
キーワード(5)(和/英) レファレンス電圧 / Reference Voltage
第 1 著者 氏名(和/英) 松本 修 / Osamu Matsumoto
第 1 著者 所属(和/英) 三菱電機(株)半導体基盤技術統括部
Manufacturing Technology Division, Mitsubishi Electric Corporation
第 2 著者 氏名(和/英) 熊本 敏夫 / Toshio Kumamoto
第 2 著者 所属(和/英) 三菱電機(株)システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 3 著者 氏名(和/英) 伊藤 正雄 / Masao Ito
第 3 著者 所属(和/英) 三菱電機(株)システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 4 著者 氏名(和/英) 奥田 孝 / Takashi Okuda
第 4 著者 所属(和/英) 三菱電機(株)システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 5 著者 氏名(和/英) 百濃 寛之 / Hiroyuki Momono
第 5 著者 所属(和/英) 三菱電機(株)半導体基盤技術統括部
Manufacturing Technology Division, Mitsubishi Electric Corporation
第 6 著者 氏名(和/英) 三木 隆博 / Takahiro Miki
第 6 著者 所属(和/英) 三菱電機(株)システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 7 著者 氏名(和/英) 岡田 圭介 / Keisuke Okada
第 7 著者 所属(和/英) 三菱電機(株)システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
第 8 著者 氏名(和/英) 角 正 / Tadashi Sumi
第 8 著者 所属(和/英) 三菱電機(株)システムLSI開発研究所
System LSI Laboratory, Mitsubishi Electric Corporation
発表年月日 1996/9/27
資料番号 ICD96-122
巻番号(vol) vol.96
号番号(no) 267
ページ範囲 pp.-
ページ数 7
発行日