講演名 | 1996/9/26 画像符号化イメージセンサのためのアナログ2次元離散コサイン変換回路 吉田 真, 川人 祥二, 田所 嘉昭, 松澤 昭, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本稿では、イメージセンサ上(フォーカルプレーン)において、アナログ2次元離散コサイン変換(2-D DCT)プロセッサとレベル可変量子化機能を一体化したAD変換器を基本とする画像符号化回路を集積化した高機能イメージセンサを提案し、アナログ2-D DCTプロセッサの設計とシミュレーションによる評価を行った結果について報告する。このアナログ2-D DCTプロセッサを、0.35μmCMOS技術に基づきスイッチトキャパシタ(SC)係数乗算器による1次元DCT回路とSCアナログメモリにより設計し、約1.1mm^2以下の面積で、8×8点の2次元DCTを、5.4μsで処理できることが明らかになった。また、消費電力は、3V動作で約22mWとなった。アナログ2次元DCTにおける画質評価を行い、その結果、8ビット画像を処理対象とした場合、PSNRが40dB以上の十分な性能が得られる見通しを得た |
抄録(英) | This paper describes the design and the evaluation of an analog 2-dimensional discrete cosine transform(2-D DCT) processor. for focal-plane image compression. The proposed compressed digital output image sensor using the 2-D DCT processor and a variable quantization-level A/D converter is particularly useful for high-speed cameras and low-cost, low-power portable cameras. The 8×8-point analog 2-D DCT processor is designed by switched-capacitor(SC) coefficient multipliers and an SC analog memory based on 0.35μm CMOS technology. The total silicon area is less than 1.1 mm^2. The analog 2-D DCT processor operates with the processing time of about 5.4μs at 6MHz and the power dissipation of about 22mW at 3V. According to the stochastic simulation, the analog 2-D DCT processor has sufficient image quality (PSNR) of more than 40dB. |
キーワード(和) | 離散コサイン変換 / アナログ並列処理 / フォーカルプレーン画像圧縮 / スイッチトキャパシタ回路 / アナログ2次元DCTプロセッサ |
キーワード(英) | Discrete cosine transform / Analog parallel processing / Focal-plane image compression / Switched capacitor circuits / Analog 2-D DCT processor |
資料番号 | ICD96-112 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 1996/9/26(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 画像符号化イメージセンサのためのアナログ2次元離散コサイン変換回路 |
サブタイトル(和) | |
タイトル(英) | An Analog Two-Dimensional Discrete Cosine Transform Processor for Forcal-Plane Image Compression |
サブタイトル(和) | |
キーワード(1)(和/英) | 離散コサイン変換 / Discrete cosine transform |
キーワード(2)(和/英) | アナログ並列処理 / Analog parallel processing |
キーワード(3)(和/英) | フォーカルプレーン画像圧縮 / Focal-plane image compression |
キーワード(4)(和/英) | スイッチトキャパシタ回路 / Switched capacitor circuits |
キーワード(5)(和/英) | アナログ2次元DCTプロセッサ / Analog 2-D DCT processor |
第 1 著者 氏名(和/英) | 吉田 真 / Makoto YOSHIDA |
第 1 著者 所属(和/英) | 豊橋技術科学大学・工学部・情報工学系 Department of Information and Computer Sciences Toyohashi University of Technology |
第 2 著者 氏名(和/英) | 川人 祥二 / Shoji KAWAHITO |
第 2 著者 所属(和/英) | 豊橋技術科学大学・工学部・情報工学系 Department of Information and Computer Sciences Toyohashi University of Technology |
第 3 著者 氏名(和/英) | 田所 嘉昭 / Yoshiaki TADOKORO |
第 3 著者 所属(和/英) | 豊橋技術科学大学・工学部・情報工学系 Department of Information and Computer Sciences Toyohashi University of Technology |
第 4 著者 氏名(和/英) | 松澤 昭 / Akira Matsuzawa |
第 4 著者 所属(和/英) | 松下電器産業(株)半導体研究センター Semiconductor Research Center, Matsushita Electric Industrial Co., Ltd. |
発表年月日 | 1996/9/26 |
資料番号 | ICD96-112 |
巻番号(vol) | vol.96 |
号番号(no) | 266 |
ページ範囲 | pp.- |
ページ数 | 8 |
発行日 |