講演名 1997/8/22
ラッチミス雑音抑圧方式を用いた1.2V動作16bit精度オーディオ用A/D変換器
松谷 康之,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 低電源電圧によって生ずるラッチミスエラーによる雑音を抑圧することにより、電池1セルの1.2V程度でオーディオ級の高精度特性を得られる方式を提案した。0.5μmMTCMOSプロセスで試作・評価した結果、電源電圧1.2VでDR=94dB、消費電力6.5mWと16bitの高精度特性と低電力特性が得られ、本方式が高精度A/D変換器の低電圧化および電池駆動に有効であることを明らかにした。
抄録(英) We have improved the noise-shaping signal flow in order to solve the latch error problem at low voltage supply and have fabricated a 1.2-V, 16-bit swing-suppression A/D converter for audio by 0.5-um MTCMOS process technology. The S/(N+THD) is 91.5 dB and DR is 94 dB at 1.2-V supply and the S/(N+THD) is 89.5 dB and DR is 90.5 dB at 1.0-V supply. The power consumption is 6.5 mW at 1.2 V and 3.4 mW at 1.0 V. These characteristics are good enough for battery-operate communications and digital audio units.
キーワード(和) 1V動作 / ラッチミスエラー雑音抑圧 / 低電力 / ノイズシェーピング
キーワード(英) 1V-opration / Swing-suppression / A/D / Noise-shaping / latch error
資料番号 ICD97-112
発行日

研究会情報
研究会 ICD
開催期間 1997/8/22(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) ラッチミス雑音抑圧方式を用いた1.2V動作16bit精度オーディオ用A/D変換器
サブタイトル(和)
タイトル(英) A 1.2-V, 16-bit Audio A/D Converter with Suppressed Latch Error Noise
サブタイトル(和)
キーワード(1)(和/英) 1V動作 / 1V-opration
キーワード(2)(和/英) ラッチミスエラー雑音抑圧 / Swing-suppression
キーワード(3)(和/英) 低電力 / A/D
キーワード(4)(和/英) ノイズシェーピング / Noise-shaping
第 1 著者 氏名(和/英) 松谷 康之 / Yasuyuki Matsuya
第 1 著者 所属(和/英) NTT入出力システム研究所
NTT Integrated Information & Energy Systems Laboratories
発表年月日 1997/8/22
資料番号 ICD97-112
巻番号(vol) vol.97
号番号(no) 230
ページ範囲 pp.-
ページ数 6
発行日