講演名 2001/11/9
「Si ULSIにおけるGHzクロック分配回路」 : RC分布定数線路と伝送線路の比較(<特集> : 低誘電率層間膜及び配線技術)
チャン ホーワン, 対馬 朋人, 横山 佳巧, 益 一哉,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) LSIのcmオーダーのグローバル配線において、GHzクロック信号を伝送しようとした場合、本来は伝送線路を用いるべきであるが、これまでそのような長い配線にはCMOSリピータを挿入することで配線を分割し、RC分布定数線路として扱ってきた。しかしながらこの方法では、リピータによる占有面積と消費電力が増加するという問題がある。本論文は従来のCMOSドライバ・リピータ・レシーバとRC分布定数路線の組み合わせと、差動増幅回路とペア線の伝送線路の組み合わせにおいて、GHz信号伝送のSPICEシミュレーションを行い、両方の回路の消費電力と遅延時間の比較を行った。その結果より、グローバル配線でGHz信号伝送する場合には伝送線路の方がより適切であることを示した。
抄録(英) According to conventional circuit theory, transmission lines should be used when transmitting GHz clock signals on cm-order long global interconnect in a LSI. However until now, such long interconnects have been broken up into smaller lengths using CMOS repeaters, so that they can be treated as distributed RC lines instead. Nevertheless, with ever increasing clock frequencies and interconnect lengths, more repeaters will become necessary, and they will result in higher power dissipation and delay times. In this work, we have compared the distributed RC line and the transmission line in terms of power dissipation and delay time using PSpice simulation, and found that transmission lines are more suitable for transmission of GHz signals on cm-order long interconnects.
キーワード(和) クロック分配 / グローバル配線 / RC分布定数線路 / 伝送線路 / 差動増幅回路
キーワード(英) Clock distribution / global interconnect / distributed RC line / transmission line / differential amplifier circuit
資料番号 SDM2001-182
発行日

研究会情報
研究会 SDM
開催期間 2001/11/9(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Silicon Device and Materials (SDM)
本文の言語 JPN
タイトル(和) 「Si ULSIにおけるGHzクロック分配回路」 : RC分布定数線路と伝送線路の比較(<特集> : 低誘電率層間膜及び配線技術)
サブタイトル(和)
タイトル(英) 「Ghz Clock Distribution Circuit in Si ULSI」 : Comparison of distributed RC line and transmission line
サブタイトル(和)
キーワード(1)(和/英) クロック分配 / Clock distribution
キーワード(2)(和/英) グローバル配線 / global interconnect
キーワード(3)(和/英) RC分布定数線路 / distributed RC line
キーワード(4)(和/英) 伝送線路 / transmission line
キーワード(5)(和/英) 差動増幅回路 / differential amplifier circuit
第 1 著者 氏名(和/英) チャン ホーワン / Hou Wan CHAN
第 1 著者 所属(和/英) 東京工業大学精密工学研究所
Precision and Intellingence Laboratory, Tokyo Institute of Technology
第 2 著者 氏名(和/英) 対馬 朋人 / Tomohito TSUSHIMA
第 2 著者 所属(和/英) 東京工業大学精密工学研究所
Precision and Intellingence Laboratory, Tokyo Institute of Technology
第 3 著者 氏名(和/英) 横山 佳巧 / Yoshiato YOKOYAMA
第 3 著者 所属(和/英) 東京工業大学精密工学研究所
Precision and Intellingence Laboratory, Tokyo Institute of Technology
第 4 著者 氏名(和/英) 益 一哉 / Kazuya MASU
第 4 著者 所属(和/英) 東京工業大学精密工学研究所
Precision and Intellingence Laboratory, Tokyo Institute of Technology
発表年月日 2001/11/9
資料番号 SDM2001-182
巻番号(vol) vol.101
号番号(no) 430
ページ範囲 pp.-
ページ数 5
発行日