講演名 1994/5/27
大容量64MビットマスクROM
谷本 順一, 石井 稔士, 中原 一則, 岡田 幹郎, 次田 博, 佐野 建二,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 0.6μmプロセスで,標準アクセスタイム100nsと高速の大容量64MビットマスクROMを開発した。プロセスパラメータや周囲温度がばらついた場合でもタイミング信号のパルス幅の変動が少ない内部タイミング信号生成回路と完全差動型センスアップ及び電源電圧検知回路を内蔵した出力バッファ制御回路という高速化手法を採用した。
抄録(英) We have developed a very high density 64Mb Mask ROM which achieves a typical access time of 100ns. The Mask ROM is fabricated using 0.6μ CMOS technology and utiliz es many high speed techniques. These include a timing signal generator circuit which minimizes variation in pulse width despite changes in process parameters and ambient temperature,a fully differential sense amplifier,a new output butter control circuit which includes a supply voltage detection circuit,etc.
キーワード(和) 64Mビット / マスクROM / タイミング信号 / 差動センスアップ
キーワード(英) 64Mb / Mask ROM / Timing signal / Differential sense amplifier
資料番号 SDM94-33,ICD94-44
発行日

研究会情報
研究会 SDM
開催期間 1994/5/27(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Silicon Device and Materials (SDM)
本文の言語 JPN
タイトル(和) 大容量64MビットマスクROM
サブタイトル(和)
タイトル(英) High density 64Mb Mask ROM
サブタイトル(和)
キーワード(1)(和/英) 64Mビット / 64Mb
キーワード(2)(和/英) マスクROM / Mask ROM
キーワード(3)(和/英) タイミング信号 / Timing signal
キーワード(4)(和/英) 差動センスアップ / Differential sense amplifier
第 1 著者 氏名(和/英) 谷本 順一 / Junichi Tanimoto
第 1 著者 所属(和/英) シャープIC事業本部
SHARP IC group
第 2 著者 氏名(和/英) 石井 稔士 / Toshiji Ishii
第 2 著者 所属(和/英) シャープIC事業本部
SHARP IC group
第 3 著者 氏名(和/英) 中原 一則 / Kazunori Nakahara
第 3 著者 所属(和/英) シャープIC事業本部
SHARP IC group
第 4 著者 氏名(和/英) 岡田 幹郎 / Mikrou Okada
第 4 著者 所属(和/英) シャープIC事業本部
SHARP IC group
第 5 著者 氏名(和/英) 次田 博 / Hiroshi Tsugita
第 5 著者 所属(和/英) シャープIC事業本部
SHARP IC group
第 6 著者 氏名(和/英) 佐野 建二 / Kenji Sano
第 6 著者 所属(和/英) シャープIC事業本部
SHARP IC group
発表年月日 1994/5/27
資料番号 SDM94-33,ICD94-44
巻番号(vol) vol.94
号番号(no) 73
ページ範囲 pp.-
ページ数 6
発行日