講演名 | 1995/11/21 CPU直結型コントローラ内蔵 16M CDRAM 渡邊 直也, 堂阪 勝己, 山崎 彰, 阿部 英明, 大谷 順, 小川 俊之, 石原 和典, 熊野谷 正樹, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 1Mワードx 16ビットDRRAM、1kワードx 16ビットSRM、TAGメモリ内蔵のコントローラを集積したCPU直結型の16M Cache DRAMについて報告する。このデバイスはCPUと直結できるので、付加回路無しでコンピュータシステムを実現することができる。90MHzのバスサイクルでノーウェイトのキャッシュヒット動作が可能であり、キャッシュヒット時の動作電流は156mAである。従ってこのCDRAMを用いれば、十分なパフォーマンスを維持しつつ低価格、低消費電力及び小型のコンピュータシステムを構築できる。 |
抄録(英) | This paper describes a controller integrated 16M CDRAM with direct interface to CPU which integrates 1-M works by 16 DRAM, 1-k word by 16 SRAM and control circuitry including a TAG. As this device connects to the CPU easily, the device realizes a computer system without glue chips. No-wait access in the cache hit operation is realized under 90MHz and the operating current at cache-hit is 156-mA. Thus, this CDRAM brings a computer system which is low cost, low power and compact sized with sufficient performance. |
キーワード(和) | DRAM / キャッシュDRAM / CPU / メモリコントローラ / コンピュータシステム |
キーワード(英) | DRAM / Cache DRAM / CPU / Memory Controller / Computer System |
資料番号 | SDM95-157 |
発行日 |
研究会情報 | |
研究会 | SDM |
---|---|
開催期間 | 1995/11/21(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Silicon Device and Materials (SDM) |
---|---|
本文の言語 | JPN |
タイトル(和) | CPU直結型コントローラ内蔵 16M CDRAM |
サブタイトル(和) | |
タイトル(英) | A Controller Integrated 16M CDRAM with Direct Interface to CPU |
サブタイトル(和) | |
キーワード(1)(和/英) | DRAM / DRAM |
キーワード(2)(和/英) | キャッシュDRAM / Cache DRAM |
キーワード(3)(和/英) | CPU / CPU |
キーワード(4)(和/英) | メモリコントローラ / Memory Controller |
キーワード(5)(和/英) | コンピュータシステム / Computer System |
第 1 著者 氏名(和/英) | 渡邊 直也 / Naoya Watanabe |
第 1 著者 所属(和/英) | 三菱電機(株) ULSI開発研究所 ULSI Laboratory Mitsubishi Electric Corporation |
第 2 著者 氏名(和/英) | 堂阪 勝己 / Katsumi Dosaka |
第 2 著者 所属(和/英) | 三菱電機(株) ULSI開発研究所 ULSI Laboratory Mitsubishi Electric Corporation |
第 3 著者 氏名(和/英) | 山崎 彰 / Akira Yamazaki |
第 3 著者 所属(和/英) | 三菱電機(株) ULSI開発研究所 ULSI Laboratory Mitsubishi Electric Corporation |
第 4 著者 氏名(和/英) | 阿部 英明 / Hideaki Abe |
第 4 著者 所属(和/英) | 三菱電機(株) メモリ事業統括部 Semiconductor Group Mitsubishi Electric Corporation |
第 5 著者 氏名(和/英) | 大谷 順 / Jun Ohtani |
第 5 著者 所属(和/英) | 三菱電機(株) ULSI開発研究所 ULSI Laboratory Mitsubishi Electric Corporation |
第 6 著者 氏名(和/英) | 小川 俊之 / Toshiyuki Ogawa |
第 6 著者 所属(和/英) | 三菱電機(株) メモリ事業統括部 Semiconductor Group Mitsubishi Electric Corporation |
第 7 著者 氏名(和/英) | 石原 和典 / Kazunori Ishihara |
第 7 著者 所属(和/英) | 三菱電機(株) メモリ事業統括部 Semiconductor Group Mitsubishi Electric Corporation |
第 8 著者 氏名(和/英) | 熊野谷 正樹 / Masaki Kumanoya |
第 8 著者 所属(和/英) | 三菱電機(株) ULSI開発研究所 ULSI Laboratory Mitsubishi Electric Corporation |
発表年月日 | 1995/11/21 |
資料番号 | SDM95-157 |
巻番号(vol) | vol.95 |
号番号(no) | 379 |
ページ範囲 | pp.- |
ページ数 | 7 |
発行日 |