講演名 1997/10/17
チェス盤歪みを伴わない多次元フィルタバンクについて
原田 康裕, 村松 正吾, 貴家 仁志,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) チェス盤歪みは, マルチレートシステムを構成するインタポレータの周期的な時変性に起因して発生する歪みである. マルチレートシステムにおけるチェス盤歪みの研究は, すでにいくつか試みられている. しかしながら, 多次元フイルタバンクに対してはチェス盤歪みの問題は考察されていない. 本報告では, 多次元フイルタバンクにおけるチェス盤歪みについて考察し, 歪みを回避するための条件を示す. さらに, この条件を満足する多次元フィルタの性質を明らかにし, 1次元の場合には必要十分条件であるものが多次元の場合には単なる十分条件となることなどを示す. また, 歪みの回避条件を考慮した多次元フィルタバンクをラティス構成を用いて実際に設計し, 提案する回避条件の有効性を確認している.
抄録(英) The checkerboard effect is caused by the periodic time-variant property of interpolators which compose a multirate system. Although the condition for some multirate systems to avoid the checkerboard effect has been shown, the checkerboard effect in multidimensional filter banks has not been considered. In this paper, the condition for multidimensional filter banks to avoid the checkerboard effect is considered. Besides, the properties of the multidimensional filters with no checkerboard effect are given, and it is shown that necessary and sufficient condition for one dimensional multirate filters with no checkerboard effect is not necessary and sufficient one for multidimensional filters but sufficient one. Simulation examples show that the checkerboard effect can be avoided by using the proposed condition.
キーワード(和) チェス盤歪み / サンプリングレート変換 / 多次元フィルタバンク
キーワード(英) Checkerboard effect / Sampling rate conversion / Multidimensional filter banks
資料番号 SDM97-143-154
発行日

研究会情報
研究会 SDM
開催期間 1997/10/17(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Silicon Device and Materials (SDM)
本文の言語 JPN
タイトル(和) チェス盤歪みを伴わない多次元フィルタバンクについて
サブタイトル(和)
タイトル(英) Multidimensional Filter Banks Without Checkerboard Effects
サブタイトル(和)
キーワード(1)(和/英) チェス盤歪み / Checkerboard effect
キーワード(2)(和/英) サンプリングレート変換 / Sampling rate conversion
キーワード(3)(和/英) 多次元フィルタバンク / Multidimensional filter banks
第 1 著者 氏名(和/英) 原田 康裕 / Yasuhiro HARADA
第 1 著者 所属(和/英) 東京都立大学大学院 工学研究科 電気工学専攻
Graduate Course of Electronics Eng., Graduate School of Eng., Tokyo Metropolitan Univ.
第 2 著者 氏名(和/英) 村松 正吾 / Shogo MURAMATSU
第 2 著者 所属(和/英) 東京都立大学大学院 工学研究科 電気工学専攻
Graduate Course of Electronics Eng., Graduate School of Eng., Tokyo Metropolitan Univ.
第 3 著者 氏名(和/英) 貴家 仁志 / Hitoshi KIYA
第 3 著者 所属(和/英) 東京都立大学大学院 工学研究科 電気工学専攻
Graduate Course of Electronics Eng., Graduate School of Eng., Tokyo Metropolitan Univ.
発表年月日 1997/10/17
資料番号 SDM97-143-154
巻番号(vol) vol.97
号番号(no) 317
ページ範囲 pp.-
ページ数 8
発行日