講演名 | 1997/10/17 複素信号処理プロセッサの乗算器構成 根岸 良征, 渡部 英二, 西原 明法, 柳沢 健, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本稿では複素信号処理プロセッサの複素演算モードを用いて、特定の実係数回路を効率よく処理する方法を提案している。複素乗算の一部で一加算点に入力枝二本をもつ回路を計算できることを用いると、複素信号処理プロセッサには複素乗算を行うのに適した乗算器が備わっているので、実演算を用いて処理するよりも高いスループットが得られる。さらに、信号処理プロセッサの一例であるPSIにこの手法を適用するために、新たな演算モードとしてアドバンストモードを設け、そのための乗算器も提案する。本稿の最後ではシミュレータによって性能の評価を行い、期待通りのスループットが得られることを確認する。 |
抄録(英) | This paper presents a method for the effective implementation of specific real coefficient circuits on DSP-C (Digital Signal Processor with Complex arithmetic capability). It is pointed out that higher throughput can be realized by complex multiplications than real ones when implemented circuits have nodes with two input branches. This paper proposes a new structure of complex multipliers for such applications. To implement these multipliers on already-proposed PSI a new operation mode is introduced into PSI, which is named "advanced mode". In the last part of this paper the effectiveness of new PSI is shown by simulation. |
キーワード(和) | 信号処理プロセッサ / シミュレータ / 2D形回路 / トランスバーサル形回路 / バタフライ演算 |
キーワード(英) | Digital Signal Processor / Simulator / 2D circuit / Transversal circuit / Butterfly |
資料番号 | SDM97-143-154 |
発行日 |
研究会情報 | |
研究会 | SDM |
---|---|
開催期間 | 1997/10/17(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Silicon Device and Materials (SDM) |
---|---|
本文の言語 | JPN |
タイトル(和) | 複素信号処理プロセッサの乗算器構成 |
サブタイトル(和) | |
タイトル(英) | The Structure of Multiplier for DSP with Complex Arithmetic Capability |
サブタイトル(和) | |
キーワード(1)(和/英) | 信号処理プロセッサ / Digital Signal Processor |
キーワード(2)(和/英) | シミュレータ / Simulator |
キーワード(3)(和/英) | 2D形回路 / 2D circuit |
キーワード(4)(和/英) | トランスバーサル形回路 / Transversal circuit |
キーワード(5)(和/英) | バタフライ演算 / Butterfly |
第 1 著者 氏名(和/英) | 根岸 良征 / Yoshimasa NEGISHI |
第 1 著者 所属(和/英) | 芝浦工業大学システム工学部 Faculty of Systems Engineering, Shibaura Institute of Technology |
第 2 著者 氏名(和/英) | 渡部 英二 / Eiji WATANABE |
第 2 著者 所属(和/英) | 芝浦工業大学システム工学部 Faculty of Systems Engineering, Shibaura Institute of Technology |
第 3 著者 氏名(和/英) | 西原 明法 / Akinori NISHIHARA |
第 3 著者 所属(和/英) | 東京工業大学 教育工学開発センター The Center for Research and Development of Educational Technology, Tokyo Institute of Technology |
第 4 著者 氏名(和/英) | 柳沢 健 / Takeshi YANAGISAWA |
第 4 著者 所属(和/英) | 芝浦工業大学システム工学部 Faculty of Systems Engineering, Shibaura Institute of Technology |
発表年月日 | 1997/10/17 |
資料番号 | SDM97-143-154 |
巻番号(vol) | vol.97 |
号番号(no) | 317 |
ページ範囲 | pp.- |
ページ数 | 8 |
発行日 |