講演名 | 2000/6/16 NLP2000-43 / NC2000-37 時空間学習ニューラルネットワークのアナログ集積回路化に対する検討 中山 ふさ, 北原 弥生子, 掘尾 喜彦, 合原 一幸, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 塚田らにより提案された海馬の短期記憶モデルとしての時空間学習則を, 連続時間で実数値が扱えるアナログ電子回路により集積回路化するための考察を行う.まず, システム全体のアナログ集積回路での構成法を提案する.アナログ集積回路には固有の制限が存在するが、その制限下でシステムを実現するため, モデルに変更を加えた.さらに, モデル中の各パラメータをアナログ集積回路実装に対して最適化した.また, 有限の回路精度などの各アナログ構成要素の非理想特性が学習に与える影響についても検討した. |
抄録(英) | A spatio-temporal learning algorithm has been proposed by Tsukada et al. as a short-term memory model of the hippocampus. In this paper, we first modify the model so that it would be suitable for an analog integrated circuit implementation. Then, a circuit system structure for the learning system is proposed. The model parameters of the learning algorithm are optimized through the simulations. Moreover, the effects of non-ideal characteristics of the analog circuit components such as finite resolution are investigated. |
キーワード(和) | 時空間学習則 / アナログ集積回路 / ニューラルネットワーク |
キーワード(英) | Spatio-Temporal Learning Rule / Analog IC Implementation / Neural Network |
資料番号 | NLP2000-43,NC2000-37 |
発行日 |
研究会情報 | |
研究会 | NC |
---|---|
開催期間 | 2000/6/16(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Neurocomputing (NC) |
---|---|
本文の言語 | JPN |
タイトル(和) | NLP2000-43 / NC2000-37 時空間学習ニューラルネットワークのアナログ集積回路化に対する検討 |
サブタイトル(和) | |
タイトル(英) | On the Analog IC Implementation of a Spatio-Temporal Learning Neural Network |
サブタイトル(和) | |
キーワード(1)(和/英) | 時空間学習則 / Spatio-Temporal Learning Rule |
キーワード(2)(和/英) | アナログ集積回路 / Analog IC Implementation |
キーワード(3)(和/英) | ニューラルネットワーク / Neural Network |
第 1 著者 氏名(和/英) | 中山 ふさ / Fusa NAKAYAMA |
第 1 著者 所属(和/英) | 東京大学工学部計数工学科, 東京都 Dept.of Mathematical Engineering, University of Tokyo, Tokyo, Japan |
第 2 著者 氏名(和/英) | 北原 弥生子 / Yaeko KITAHARA |
第 2 著者 所属(和/英) | 東京大学工学部計数工学科, 東京都 Dept.of Mathematical Engineering, University of Tokyo, Tokyo, Japan |
第 3 著者 氏名(和/英) | 掘尾 喜彦 / Yoshihiko HORIO |
第 3 著者 所属(和/英) | 東京大学工学部計数工学科, 東京都 Dept.of Mathematical Engineering, University of Tokyo, Tokyo, Japan |
第 4 著者 氏名(和/英) | 合原 一幸 / Kazuyuki AIHARA |
第 4 著者 所属(和/英) | 東京電機大学工学部電子工学科, 東京都 Dept.of Mathematical Engineering, University of Tokyo, Tokyo, JapanDept.of Electronic Engineering, Tokyo Denki University, Tokyo, Japan |
発表年月日 | 2000/6/16 |
資料番号 | NLP2000-43,NC2000-37 |
巻番号(vol) | vol.100 |
号番号(no) | 127 |
ページ範囲 | pp.- |
ページ数 | 7 |
発行日 |