講演名 | 2001/1/17 位相モード回路による乗算回路の設計 関 仁, 小野美 武, 中島 康治, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 位相モード回路の基本セルであるICFゲートを元にした、ADDERセルおよびANDセルを用いて、乗算回路を設計した。この乗算回路はANDアレー、CSA加算器、CLA加算器の三段構成になっており、それぞれの段で単一磁束量子(SFQ)のパルス性を生かすような構造を取っている。また、これらのセルを用いて2bit×2bit乗算器をNEC(株)の回路設計プロセスルールに基づきパターン設計を行った。 |
抄録(英) | We designed multipliers using ADDER cells and AND cells. The cells are using some elements based on ICF gate that is the basic cell of the Phase-Mode logic. The multiplier has three stages, AND ARRAY, CSA ADDER, and CLA ADDER, and the structure is suitable for using the pulse of SFQ (Single Flux Quantum). Using these cells, we designed a 2bitX2bit multiplier based on the circuit design rule of the NEC Co., Ltd. |
キーワード(和) | 超伝導論理回路 / 単一磁束量子 / 乗算器 / ICFゲート |
キーワード(英) | Superconducting logic circuit / SFQ / multiplier / ICF gate |
資料番号 | SCE2000-45 |
発行日 |
研究会情報 | |
研究会 | SCE |
---|---|
開催期間 | 2001/1/17(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Superconductive Electronics (SCE) |
---|---|
本文の言語 | JPN |
タイトル(和) | 位相モード回路による乗算回路の設計 |
サブタイトル(和) | |
タイトル(英) | Design of Phase Mode Parallel Multiplier |
サブタイトル(和) | |
キーワード(1)(和/英) | 超伝導論理回路 / Superconducting logic circuit |
キーワード(2)(和/英) | 単一磁束量子 / SFQ |
キーワード(3)(和/英) | 乗算器 / multiplier |
キーワード(4)(和/英) | ICFゲート / ICF gate |
第 1 著者 氏名(和/英) | 関 仁 / Masashi Seki |
第 1 著者 所属(和/英) | 東北大学電気通信研究所 Research Institute of Electrical Communication, Tohoku University |
第 2 著者 氏名(和/英) | 小野美 武 / Takeshi Onomi |
第 2 著者 所属(和/英) | 東北大学電気通信研究所 Research Institute of Electrical Communication, Tohoku University |
第 3 著者 氏名(和/英) | 中島 康治 / Koji Nakajima |
第 3 著者 所属(和/英) | 東北大学電気通信研究所 Research Institute of Electrical Communication, Tohoku University |
発表年月日 | 2001/1/17 |
資料番号 | SCE2000-45 |
巻番号(vol) | vol.100 |
号番号(no) | 572 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |