講演名 1996/1/25
パルス幅制御位相誤差補償方式を用いた分数分周方式高速切替シンセサイザ
平田 賢郎, 田近 寿夫, 藤野 忠,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 日本のディジタル自動車電話システムであるPDC(Personal Digital Cellular)移動機に搭載する高速切替シンセサイザの方式として, 小型, 低消費電力が期待できる分数分周方式の検討を行った. 分数分周方式は, PLL (Phase Locked Loop)方式シンセサイザの分周数を等価的に分数動作する様にしたもので, 従来のPLL方式よりも基準周波数を高くする事ができ, 高速化が図れる. しかし分数分周方式は可変分周器から位相誤差が発生するため, VCO出力に基準周波数の1/M(Mは整数で, M=基準周波数/チャンネル間隔)間隔のスプリアスが現れ, このスプリアスの抑圧が課題となる. 今回位相誤差を補償し, スプリアスを抑圧する方式としてパルス幅制御位相誤差補償方式を開発し, 実験の結果, PDC移動機用シンセサイザに必要な性能を実現したので報告する.
抄録(英) This paper proposes applying the fractional-N scheme to a high speed switching synthesizer in Japanese digital cellular telecommunication systems, i. e., PDC(Personal Digital Cellular). A fractional-N synthesizer can use higher reference frequency than that of a conventional PLL (Phase-Locked Loop) synthesizer. Consequently, a fractional-N synthesizer can realize high speed switching. Added to this, a fractional-N synthesizer is expected to be small size and low power consumption. However, a fractional-N synthesizer has the spurious caused by the phase error. This paper describes the phase error compensation scheme with controlling pulse width, then shows experimental results. It is confirmed by experimental results that the performance of this scheme is good enough for the high speed switching synthesizer of PDC.
キーワード(和) 位相同期 / 周波数シンセサイザ / 高速切替 / 分数分周 / 位相誤差補償
キーワード(英) high speed switching / fractional-N / phase error compensation / frequency synthesizer
資料番号 RCS95-119
発行日

研究会情報
研究会 RCS
開催期間 1996/1/25(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Radio Communication Systems (RCS)
本文の言語 JPN
タイトル(和) パルス幅制御位相誤差補償方式を用いた分数分周方式高速切替シンセサイザ
サブタイトル(和)
タイトル(英) High Speed Switching Fractional-N Synthesizer using Phase Error Compensation Scheme with Controlling Pulse Width
サブタイトル(和)
キーワード(1)(和/英) 位相同期 / high speed switching
キーワード(2)(和/英) 周波数シンセサイザ / fractional-N
キーワード(3)(和/英) 高速切替 / phase error compensation
キーワード(4)(和/英) 分数分周 / frequency synthesizer
キーワード(5)(和/英) 位相誤差補償
第 1 著者 氏名(和/英) 平田 賢郎 / Kenro HIRATA
第 1 著者 所属(和/英) 三菱電機株式会社情報技術総合研究所
Information Technology R&D Center Mitsubishi Electric Corporation
第 2 著者 氏名(和/英) 田近 寿夫 / Hisao TACHIKA
第 2 著者 所属(和/英) 三菱電機株式会社情報技術総合研究所
Information Technology R&D Center Mitsubishi Electric Corporation
第 3 著者 氏名(和/英) 藤野 忠 / Tadashi FUJINO
第 3 著者 所属(和/英) 三菱電機株式会社情報技術総合研究所
Information Technology R&D Center Mitsubishi Electric Corporation
発表年月日 1996/1/25
資料番号 RCS95-119
巻番号(vol) vol.95
号番号(no) 490
ページ範囲 pp.-
ページ数 6
発行日