講演名 | 2000/7/12 SSE2000-87 / RCS2000-76 スケーラブルマルチQoS IP+ATMスイッチアーキテクテャ 塩本 公平, 宇賀 雅則, 重谷 昌昭, 清水 茂喜, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本稿ではATMスイッチをコアとしたマルチQoS IP+ATMスイッチルーターを提案する。高速パケット転送に高速な最長一致検索エンジンを回線対応部に配置することで回線数に応じてスケーラブルにパケット処理能力が向上する。コアにATMスイッチを用いることで、既に確立されたATMのトラヒック制御技術を活用したQoS制御が実現可能となること、スイッチ容量の拡張性に優れることを示す。今後、高速データバックボーンの構築が進むにつれて、IPルーターに高速大容量化とQoS対応のニーズが高まると、本稿で示したIP+ATMスイッチルーターが有効になると考えられる。 |
抄録(英) | This paper proposes a scalable multi-QoS IP+ATM switch router architecture.The proposed awitch router is based on a core ATM awitching system with multi-QoS capability.Forwarding engines(FEs)and routing engine(RE)are attached in front of the line cards of the ATM switching system. FEs and RE are inter-connected with each other via internal VCs. A novel longest matching algorithm is employed at the FE to achieve wire-speed packet forwarding for a long network address like IPv6. Wire-speed unicast and multicast packet forwarding are implemented by using point-to-point(p-p)and point-to-multipoint(p-mp)VCs in a unified way.Because FEs and RE are decoupled from the base ATM switching system, full spectrum of ATM QoS capability is nicely applied for IP QoS control with a packet classification at the edge of the network. The core switching fabric is scalable from 40 Gb/s to 160 Gb/scapacity(371 MPPS in terms of packet forwarding throughput). An feedback rate control is employed at each line card to eliminate congestion in the high-speed core switching fabric, in which only small amount of buffer is feasible. |
キーワード(和) | IP / ATM / マルチQoS / スイッチ / ルーター |
キーワード(英) | IP / ATM / multi-QoS / switch / router |
資料番号 | SSE2000-87,RCS2000-76 |
発行日 |
研究会情報 | |
研究会 | SSE |
---|---|
開催期間 | 2000/7/12(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Switching Systems Engineering (SSE) |
---|---|
本文の言語 | JPN |
タイトル(和) | SSE2000-87 / RCS2000-76 スケーラブルマルチQoS IP+ATMスイッチアーキテクテャ |
サブタイトル(和) | |
タイトル(英) | Scalable multi QoS IP+ATM switch router architecture |
サブタイトル(和) | |
キーワード(1)(和/英) | IP / IP |
キーワード(2)(和/英) | ATM / ATM |
キーワード(3)(和/英) | マルチQoS / multi-QoS |
キーワード(4)(和/英) | スイッチ / switch |
キーワード(5)(和/英) | ルーター / router |
第 1 著者 氏名(和/英) | 塩本 公平 / Kohei Shiomoto |
第 1 著者 所属(和/英) | NTTネットワークサービスシステム研究所 NTT Network Service Systems Laboratories |
第 2 著者 氏名(和/英) | 宇賀 雅則 / Masanori Uga |
第 2 著者 所属(和/英) | NTTネットワークサービスシステム研究所 NTT Network Service Systems Laboratories |
第 3 著者 氏名(和/英) | 重谷 昌昭 / Masaaki Omotani |
第 3 著者 所属(和/英) | NTTネットワークサービスシステム研究所 NTT Network Service Systems Laboratories |
第 4 著者 氏名(和/英) | 清水 茂喜 / Shigeki Shimizu |
第 4 著者 所属(和/英) | NTTネットワークサービスシステム研究所 NTT Network Service Systems Laboratories |
発表年月日 | 2000/7/12 |
資料番号 | SSE2000-87,RCS2000-76 |
巻番号(vol) | vol.100 |
号番号(no) | 193 |
ページ範囲 | pp.- |
ページ数 | 7 |
発行日 |