講演名 1996/3/15
多段のATMスイッチにおける交換遅延の抑制
大林 潤也, 北見 徳廣,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 収容回線数の多い大規模な交換ノードにおいては, ATMスイッチを多段に接続する必要がある. 多段接続のATMスイッチでは, 各段の交換遅延が累積して大きな値になる. 本研究では, 交換遅延の制御方法として, 前段までの交換遅延の大きさによってセルに優先情報をつけ, セル遅延の大きいものほどセル優先度が高い処理を行う方式を提案しシミュレーションによりその効果を明らかにする.
抄録(英) This paper proposes a cell delay reduction control method in multi-stage ATM switching network. The presented algorithm uses total cell delay value accumulated in former stages as the priority measure in cell forwarding process at each stage. The simulation results show that this scheme enables to efficiently reduce end-to-end cell delay.
キーワード(和) B-ISDN / ATMスイッチ / 多段接続 / セル遅延 / プッシュアウトバッファ
キーワード(英) B-ISDN / ATM switch / Multi-stage switching network / Cell delay / Push-out buffer
資料番号 SSE95-183,IN95-127
発行日

研究会情報
研究会 SSE
開催期間 1996/3/15(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Switching Systems Engineering (SSE)
本文の言語 JPN
タイトル(和) 多段のATMスイッチにおける交換遅延の抑制
サブタイトル(和)
タイトル(英) Cell Delay Reduction Control in Multi-Stage Switching Network
サブタイトル(和)
キーワード(1)(和/英) B-ISDN / B-ISDN
キーワード(2)(和/英) ATMスイッチ / ATM switch
キーワード(3)(和/英) 多段接続 / Multi-stage switching network
キーワード(4)(和/英) セル遅延 / Cell delay
キーワード(5)(和/英) プッシュアウトバッファ / Push-out buffer
第 1 著者 氏名(和/英) 大林 潤也 / Junya OHBAYASHI
第 1 著者 所属(和/英) 明治大学理工学部電子通信工学科
Meiji University
第 2 著者 氏名(和/英) 北見 徳廣 / Tokuhiro KITAMI
第 2 著者 所属(和/英) 明治大学理工学部電子通信工学科
Meiji University
発表年月日 1996/3/15
資料番号 SSE95-183,IN95-127
巻番号(vol) vol.95
号番号(no) 577
ページ範囲 pp.-
ページ数 6
発行日