講演名 2002/2/25
動的命令変更機構を持つ組み込み向けJavaプロセッサの設計と評価
鈴木 真人, 木村 晋二, 渡邉 勝正,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年,携帯情報端末にJavaの実行環境を搭載することが一般的になりつつある.Javaバイトコードを直接実行できるJavaプロセッサはソフトウェアと比較して実行速度及び省メモリ性に優れており,組み込み分野への応用が期待されている.ここでは,Javaプロセッサの実行効率を向上するための手法として,動的命令変更機構を提案し,その評価を行なう.Javaでは演算の前後にスタック操作が必要となるが,バイトコード実行中にこれらの命令列をRISC型の拡張命令に動的に変更して命令キャッシュを青き換えることで,繰り返し実行での効率を向上させる.この動的命令変更機構を付加したJavaプロセッサを設計し,その性能評価を行なう.
抄録(英) Java processors are key for executing Java bytecodes in embedded systems, and are expected low hardware consumption and high executio is based on stack operations, and we can raise the efficiency by changing these codes into extended codes corresponding to RISC-like operations. Rewriting is done in cache and done in parallel with the direct execution of bytecode. By performing the execution and the conversion in parallel, we can manipulate complex conversions with low hardware cost. The paper shows the design and evaluation of the Java processor with the dynamic instruction conversion mechanism.
キーワード(和)
キーワード(英)
資料番号 CPSY2001-109
発行日

研究会情報
研究会 CPSY
開催期間 2002/2/25(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Computer Systems (CPSY)
本文の言語 JPN
タイトル(和) 動的命令変更機構を持つ組み込み向けJavaプロセッサの設計と評価
サブタイトル(和)
タイトル(英) Design and Evaluation of Java Processor with Dynamic Instruction Conversion Mechanism for Embedded Systems
サブタイトル(和)
キーワード(1)(和/英)
第 1 著者 氏名(和/英) 鈴木 真人 / MASATO SUZUKI
第 1 著者 所属(和/英) 奈良先端科学技術大学院大学
Nara Institute of Science and Technology
第 2 著者 氏名(和/英) 木村 晋二 / SHINJI KIMURA
第 2 著者 所属(和/英) 奈良先端科学技術大学院大学
Nara Institute of Science and Technology
第 3 著者 氏名(和/英) 渡邉 勝正 / KATSUMASA WATANABE
第 3 著者 所属(和/英) 奈良先端科学技術大学院大学
Nara Institute of Science and Technology
発表年月日 2002/2/25
資料番号 CPSY2001-109
巻番号(vol) vol.101
号番号(no) 671
ページ範囲 pp.-
ページ数 8
発行日