講演名 1998/4/24
1.2W2.16GOPS/720MFLOPSマルチメディア用組み込みスーパースカラプロセッサ
須賀 敦浩, 久保沢 元, 高橋 宏政, 安藤 知史, 浅田 善己, 安里 彰, 木村 通秀, 桧垣 直志, 三宅 英雄, 佐藤 富夫, 安佛 英明, 津田 俊隆,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 2.16GOPS/720MFLOPSの動作性能を180MHzの動作周波数と1・2Wの消費電力で実現し、170種類のメディア処理命令を備えたスーパースカラマイクロプロセッサを1.8V, 0.21umCMOSプロセスで製造した。MPEG2(MP@ML)のデコード向けに、SIMDタイプのメディア処理命令をしている。備え、16ビットの整数積和および累積演算を4個同時に実行できるメディア処理専用演算器や可変長符号処理を高速に行なうための演算器を搭載している。
抄録(英) We developed a microprocessor with single instruction multiple data stream (SIMD) architecture and as many as 170 media instructions for multimedia embedded systems. We designed and fabricated the microprocessor via 0.21m CMOS technology, and the chip achieved a performance of 2.16 GOPS/720 MFLOPSμm at a 180 MHz operating frequency with a 1.2 W power dissipation.
キーワード(和) マイクロプロセッサ / スーパースカラ / SIMD命令
キーワード(英) microprocessor / superscalar / SIMD instruction
資料番号
発行日

研究会情報
研究会 CPSY
開催期間 1998/4/24(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Computer Systems (CPSY)
本文の言語 ENG
タイトル(和) 1.2W2.16GOPS/720MFLOPSマルチメディア用組み込みスーパースカラプロセッサ
サブタイトル(和)
タイトル(英) 1.2W2.16GOPS/720MFLOPS Embedded Superscalar Microprocessor for Multimedia Applications
サブタイトル(和)
キーワード(1)(和/英) マイクロプロセッサ / microprocessor
キーワード(2)(和/英) スーパースカラ / superscalar
キーワード(3)(和/英) SIMD命令 / SIMD instruction
第 1 著者 氏名(和/英) 須賀 敦浩 / Atsuhiro Suga
第 1 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
第 2 著者 氏名(和/英) 久保沢 元 / Hajime Kubosawa
第 2 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
第 3 著者 氏名(和/英) 高橋 宏政 / Hiromasa Takahashi
第 3 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
第 4 著者 氏名(和/英) 安藤 知史 / Satoshi Ando
第 4 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
第 5 著者 氏名(和/英) 浅田 善己 / Yoshimi Asada
第 5 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
第 6 著者 氏名(和/英) 安里 彰 / Akira Asato
第 6 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
第 7 著者 氏名(和/英) 木村 通秀 / Michihide Kimura
第 7 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
第 8 著者 氏名(和/英) 桧垣 直志 / Naoshi Higaki
第 8 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
第 9 著者 氏名(和/英) 三宅 英雄 / Hideo Miyake
第 9 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
第 10 著者 氏名(和/英) 佐藤 富夫 / Tomio Sato
第 10 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
第 11 著者 氏名(和/英) 安佛 英明 / Hideaki Anbutsu
第 11 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
第 12 著者 氏名(和/英) 津田 俊隆 / Toshitaka Tsuda
第 12 著者 所属(和/英) 富士通研究所システム開発LSI研究所
Fujitsu Laboratories Ltd. System LSI Development Laboratories
発表年月日 1998/4/24
資料番号
巻番号(vol) vol.98
号番号(no) 25
ページ範囲 pp.-
ページ数 7
発行日