講演名 | 1995/4/28 BDD表現からの非同期式組合せ回路の構成法 上野 洋一郎, 今井 雅, 南谷 崇, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本稿では論理関数のBDD表現の変数節点をセレクタ回路に置換することで非同期式2線2相組合せ回路に変換する構成法について述べる.本構成法はにより修正DIモデルにおけるゲートレベルの非同期式組合せ回路に必要な回路量を減らす事が出来る.また本構成法を拡張することで,多値の入出力を扱える非同期式組合せ回路や,回路を共有した多出力の非同期式組合せ回路を構成する事が可能である事を示す.そしてこれらの構成法を用いて設計したゲートレベルの回路とトランジスタレベルの回路を紹介する. |
抄録(英) | In this paper we present a method to synthesize 2-rail 2-phase asynchronous circuits by permuting the nonterminal vertices of the BDD of a logical function with selector circuits. This method reduces the amount of circuit necessary for a gate-level quasi-delay insensitive asynchronous combinational circuit. In addition we demonstrate that, extending this method, it is possible to synthesize multi-valued input/output asynchronous combinational circuits, and multiple-output asynchronous combinational circuit. We also present a gate-level circuit and a transistor-level circuit synthesized using this method. |
キーワード(和) | 非同期式回路 / 2線2相 / 組合せ回路 / 2分決定グラフ / DCVSL |
キーワード(英) | asynchronous circuit / 2 rail 2 phase / combinational circuit / binary decision diagram / DCVSL |
資料番号 | |
発行日 |
研究会情報 | |
研究会 | CPSY |
---|---|
開催期間 | 1995/4/28(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Computer Systems (CPSY) |
---|---|
本文の言語 | JPN |
タイトル(和) | BDD表現からの非同期式組合せ回路の構成法 |
サブタイトル(和) | |
タイトル(英) | A design method for asynchronous combinational circuits from BDD. |
サブタイトル(和) | |
キーワード(1)(和/英) | 非同期式回路 / asynchronous circuit |
キーワード(2)(和/英) | 2線2相 / 2 rail 2 phase |
キーワード(3)(和/英) | 組合せ回路 / combinational circuit |
キーワード(4)(和/英) | 2分決定グラフ / binary decision diagram |
キーワード(5)(和/英) | DCVSL / DCVSL |
第 1 著者 氏名(和/英) | 上野 洋一郎 / Yoichiro Ueno |
第 1 著者 所属(和/英) | 東京工業大学大学院情報理工学研究科計算工学専攻 Department of Computer Science, Tokyo Institute of Technology |
第 2 著者 氏名(和/英) | 今井 雅 / Masashi Imai |
第 2 著者 所属(和/英) | 東京工業大学大学院情報理工学研究科計算工学専攻 Department of Computer Science, Tokyo Institute of Technology |
第 3 著者 氏名(和/英) | 南谷 崇 / Takashi Nanya |
第 3 著者 所属(和/英) | 東京工業大学大学院情報理工学研究科計算工学専攻 Department of Computer Science, Tokyo Institute of Technology |
発表年月日 | 1995/4/28 |
資料番号 | |
巻番号(vol) | vol.95 |
号番号(no) | 21 |
ページ範囲 | pp.- |
ページ数 | 8 |
発行日 |