講演名 | 1997/3/19 実時間処理向き並列ハードウェアエミュレータシステムの構成 山口 喜教, 戸田 賢二, 西田 健次, 高橋 栄一, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 汎用的なプロセッサをベースに、実時間処理向きの並列計算機のプロセッサアーキテクチャの研究を行うために、そのプロセッサアーキテクチャに関する基本的考え方とそのための実時間汎用エミュレータの構成などについて述べた。はじめに汎用的な実時間処理の並列化におけるアーキテクチャに対して必要とされる機能に関して検討し、次にそのような観点から、単純化した実時間処理の実行モデルについて述べる。さらに、開発した実時問並列処理のためのエミュレーションシステムに関して、その構成や実験環境の概要を述べるとともに、具体的に想定している2つのケーススタディを紹介する。最後に、予備的な評価と課題に関して述べる。 |
抄録(英) | A parallel hardware emulator system for rea1-time parallel processing research is developed. It can emulate real-time parallel processors which will be based on some modified architecture of general purpose microprocessors. It can also be used as a testbed to evaluate a new architectural features for real-time parallel computers. Firstly, functions which is needed for real-time parallel computers are picked up. Next, the simplified model for rea1-time parallel architecture is presented. The organization of the parallel emulation system is described with two examples of case studies. Finally, preliminary evaluation and future plan are described. |
キーワード(和) | 実時間並列アーキテクチャ / エミュレーション / 並列エミュレータ / FPGA |
キーワード(英) | Real-Time Parallel Architecture / Emulation / Parallel Emulator / FPGA |
資料番号 | CPSY96-117 |
発行日 |
研究会情報 | |
研究会 | CPSY |
---|---|
開催期間 | 1997/3/19(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Computer Systems (CPSY) |
---|---|
本文の言語 | JPN |
タイトル(和) | 実時間処理向き並列ハードウェアエミュレータシステムの構成 |
サブタイトル(和) | |
タイトル(英) | A Parallel Hardware Emulation System for Real-Time Para1le1 Architecture Research |
サブタイトル(和) | |
キーワード(1)(和/英) | 実時間並列アーキテクチャ / Real-Time Parallel Architecture |
キーワード(2)(和/英) | エミュレーション / Emulation |
キーワード(3)(和/英) | 並列エミュレータ / Parallel Emulator |
キーワード(4)(和/英) | FPGA / FPGA |
第 1 著者 氏名(和/英) | 山口 喜教 / Yoshinori YAMAGUCHI |
第 1 著者 所属(和/英) | 電子技術総合研究所 情報アーキテクチャ部 Electrotechnical Laboratory |
第 2 著者 氏名(和/英) | 戸田 賢二 / Kenji TODA |
第 2 著者 所属(和/英) | 電子技術総合研究所 情報アーキテクチャ部 Electrotechnical Laboratory |
第 3 著者 氏名(和/英) | 西田 健次 / Kenji NISHIDA |
第 3 著者 所属(和/英) | 電子技術総合研究所 情報アーキテクチャ部 Electrotechnical Laboratory |
第 4 著者 氏名(和/英) | 高橋 栄一 / Eiichi TAKAHASHI |
第 4 著者 所属(和/英) | 電子技術総合研究所 情報アーキテクチャ部 Electrotechnical Laboratory |
発表年月日 | 1997/3/19 |
資料番号 | CPSY96-117 |
巻番号(vol) | vol.96 |
号番号(no) | 597 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |