講演名 2003/11/13
インターディジタル構造を用いた直交45度偏波共用ポスト壁導波管スロットアレー(アダプティブアンテナ,MIMO及び無線信号処理技術,一般)
岡島 祐介, 朴 世鉉, 広川 二郎, 安藤 真,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 直交する45度直線偏波を放射する2つの導波管スロットアレーを一枚の誘電体基板上にポスト壁導波路でインターディジタル構造で構成した偏波共用アンテナを検討した。一様励振の二次元スロットアレーを25GHz帯で設計・試作し、基本動作を確認した。また、インターディジタル配置の2つの直交偏波導波管スロットアレーの相対位置がアイソレーション、アンテナの特性与える影響を調べた。直交するスロットの相対ずれ量が-0.5λgのときアイソレーションは33.0dBと最も大きく、相対ずれ量0のときに最も小さく12.8dBであった。遠方界の交差偏波レベルは相対ずれ量-0.5λgのときには1偏波のアンテナとほぼ等しく-25.2dBであり相対ずれ量0では-9.6dBであった。
抄録(英) We have proposed a dual-polarized planar antenna where two slotted waveguide arrays to radiate orthogonal 45-deg linearly-polarized waves are installed on a substrate using post-wall inter-digital structure. We have confirmed uniform excitation of the two dimentional slot array at 25GHz band. We have investigated the isolation between orthogonal polarized slot arrays of inter-digital stracture in terms of slot spacing along the waveguide axis. The isolation is 33.0dB when the relative shift of slot position between the two arrays is -0.5λg., while it is 12.8dB for no shift. The cross polarization level of far field is -25.2dB for -0.5λg shift, which is almost equal to that for the isolated array. It is -9.6dB for no shift.
キーワード(和) 偏波共用アンテナ / 平面アンテナ / スロットアンテナ / インターディジタル構造
キーワード(英) dual polarized antenna / planar antenna / slot antenna / inter-digital structure
資料番号 A・P2003-149,RCS2003-155
発行日

研究会情報
研究会 RCS
開催期間 2003/11/13(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Radio Communication Systems (RCS)
本文の言語 JPN
タイトル(和) インターディジタル構造を用いた直交45度偏波共用ポスト壁導波管スロットアレー(アダプティブアンテナ,MIMO及び無線信号処理技術,一般)
サブタイトル(和)
タイトル(英) A Slotted Post-wall Waveguide Array with Inter-digital Structure for 45-deg Linear and Dual Polarization
サブタイトル(和)
キーワード(1)(和/英) 偏波共用アンテナ / dual polarized antenna
キーワード(2)(和/英) 平面アンテナ / planar antenna
キーワード(3)(和/英) スロットアンテナ / slot antenna
キーワード(4)(和/英) インターディジタル構造 / inter-digital structure
第 1 著者 氏名(和/英) 岡島 祐介 / Yusuke OKAJIMA
第 1 著者 所属(和/英) 東京工業大学大学院電気電子工学専攻
Dept. Electrical and Electronic Engineering Tokyo Institute of Technology
第 2 著者 氏名(和/英) 朴 世鉉 / Se-Hyun PARK
第 2 著者 所属(和/英) 東京工業大学大学院電気電子工学専攻
Dept. Electrical and Electronic Engineering Tokyo Institute of Technology
第 3 著者 氏名(和/英) 広川 二郎 / Jiro HIROKAWA
第 3 著者 所属(和/英) 東京工業大学大学院電気電子工学専攻
Dept. Electrical and Electronic Engineering Tokyo Institute of Technology
第 4 著者 氏名(和/英) 安藤 真 / Makoto ANDO
第 4 著者 所属(和/英) 東京工業大学大学院電気電子工学専攻
Dept. Electrical and Electronic Engineering Tokyo Institute of Technology
発表年月日 2003/11/13
資料番号 A・P2003-149,RCS2003-155
巻番号(vol) vol.103
号番号(no) 459
ページ範囲 pp.-
ページ数 6
発行日