講演名 | 2003/5/1 アナログ・デジタル混成カオスニューロコンピュータプロトタイプ : 200ニューロンシステムによる動的連想記憶 奥野 孝英, 小澤 弘和, 堀尾 喜彦, 合原 一幸, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 最大で1万ニューロン・1億シナプスを有する大規模カオスニューロコンピュータシステムの階層的構成要素である,「ボード」,「ユニット」,「システム」のそれぞれの実現法を提案すると共に,それらのハードウェア実装について詳しく述べる.ボード階層は,ニューロンボートとコントロールボードから成り,さらに,最大10枚のニューロンボードと1枚のコントロールボードによりユニット階層を構成する.システムは,ユニットを最大で100台,特別に設計したバケツリレー式バスにより接続して実装する.次に,2つのユニットから成る200ニューロン・40,000シナプスプロトタイプシステムを構築する.大規模カオスニューロコンピュータシステムの構成が階層的である事に加え,各階層を実装するハードウェアがモジュール化されているため,この2ユニットシステムの動作を検証する事により,1万ニューロンシステムの動作検証に代える事が可能である.2ユニットシステム全体の動作確認は,169個のニューロンから成る動的連想記憶ネットワークにより行なった.その結果,提案したカオスニュ一ロコンピュータプロトタイプシステムの正常な動作を確認した. |
抄録(英) | We have proposed a system architecture for a large-scale chaotic neuro-computer. The system has a hierarchy including "board," "unit," and "system" levels. In this paper, we implement these hierarchy onto a mixed analog/digital circuit system. The board-level consists of a neuron-board and a control-board. The unit contains some neuron-boards (max. of 10) and one control-board. A connection of some units (max. of 100) through a specially designed ring bus completes the systems. We build a two-unit prototype system to confirm the proposed architecture. The two-unit system is sufiicient to verity the whole systern composed of 10,000 neurons because the system has a hierarchical structure, and at the same time, the hardware for each hierarchy has a module structure. We observe a dynamical auto-association from the two-unit prototype using 169 neurons. |
キーワード(和) | カオスニューロコンピュータ / ニューラルネットワークハードウェア / 動的連想記憶 |
キーワード(英) | Chaotic Neuro-Computer / Neural Network Hardware / Dynamical Associative Memory |
資料番号 | NLP2003-7 |
発行日 |
研究会情報 | |
研究会 | NLP |
---|---|
開催期間 | 2003/5/1(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Nonlinear Problems (NLP) |
---|---|
本文の言語 | JPN |
タイトル(和) | アナログ・デジタル混成カオスニューロコンピュータプロトタイプ : 200ニューロンシステムによる動的連想記憶 |
サブタイトル(和) | |
タイトル(英) | A Mixed Analog/Digital Chaotic Neuro-Computer Prototype : A 200-Neuron Dynamical Associative Memory |
サブタイトル(和) | |
キーワード(1)(和/英) | カオスニューロコンピュータ / Chaotic Neuro-Computer |
キーワード(2)(和/英) | ニューラルネットワークハードウェア / Neural Network Hardware |
キーワード(3)(和/英) | 動的連想記憶 / Dynamical Associative Memory |
第 1 著者 氏名(和/英) | 奥野 孝英 / Takahide OKUNO |
第 1 著者 所属(和/英) | 東京電機大学工学部電子工学科 Dept. of Electronic Engineering, Tokyo Denki University |
第 2 著者 氏名(和/英) | 小澤 弘和 / Hirokazu OZAWA |
第 2 著者 所属(和/英) | 東京電機大学工学部電子工学科 Dept. of Electronic Engineering, Tokyo Denki University |
第 3 著者 氏名(和/英) | 堀尾 喜彦 / Yoshihiko HORIO |
第 3 著者 所属(和/英) | 東京電機大学工学部電子工学科 Dept. of Electronic Engineering, Tokyo Denki University |
第 4 著者 氏名(和/英) | 合原 一幸 / Kazuyuki AIHARA |
第 4 著者 所属(和/英) | 東京大学工学部計数工学科 Dept. of Mathematical Engineering, The University of Tokyo |
発表年月日 | 2003/5/1 |
資料番号 | NLP2003-7 |
巻番号(vol) | vol.103 |
号番号(no) | 37 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |