講演名 2004/5/13
高速到来方向推定処理器の実装における性能評価およびビーム形成法の検討
金 ミンソク, 市毛 弘一, 新井 宏之,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 次世代高速移動通信のニーズに応じてアンテナの指向性を適応的に制御可能なアダプティブアレー技術の導入が有効である.筆者らは電波の到来方向を高速で推定可能な処理器を実装し適応指向性を生成する評価システムを試作した.本システムは,高速処理を行うため,FPGA(Field Programmable Gate Array)を用いた専用回路で実装されている.しかし,本システムの固定小数点演算の精度については定量的に確認する必要がある.本報告では,高速方向推定処理器の精度について定量的に調べ,推定された到来方向情報からのビーム形成法について検討する.さらに,特に計算量の少ないドルフチェビシェプ指向性を用いた低サイドローブビーム形成法について,その性能を確認する.
抄録(英) We have been studied the implementation of fast DOA (Direction of Arrival) estimator called UMP (Unitary MUSIC Processor) using dedicated circuit device of FPGA (Field Programmable Gate Array). This paper presents the estimation accuracy of the UMP and proposes a practical uplink smart antenna system based on DOA estimation with UMP. This system steers the main-lobe for user direction and low side-lobe for the other directions with the modified version of Dolph-Chevyshev beampattern with simple bit shift-add operation to implement easily on logic devices like FPGAs. This paper also shows that it has reasonable performance for the other techniques that require heavy computational load. The total performance evaluation under the multi-path fading channel with small angle spread was analyzed through the hardware level fixed point simulation of UMP DOA estimator.
キーワード(和) 到来方向推定 / MUSIC / FPGA / ビーム形成 / ドルプチェビシェプ指向性
キーワード(英) DOA Estimation / MUSIC / FPGA / Beamforming / Dolph-Chebyshev beampattern
資料番号 A・P2004-18,SAT2004-7
発行日

研究会情報
研究会 AP
開催期間 2004/5/13(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Antennas and Propagation (A・P)
本文の言語 JPN
タイトル(和) 高速到来方向推定処理器の実装における性能評価およびビーム形成法の検討
サブタイトル(和)
タイトル(英) Performance Evaluation of fast DOA Estimator and DOA-based Beamforming
サブタイトル(和)
キーワード(1)(和/英) 到来方向推定 / DOA Estimation
キーワード(2)(和/英) MUSIC / MUSIC
キーワード(3)(和/英) FPGA / FPGA
キーワード(4)(和/英) ビーム形成 / Beamforming
キーワード(5)(和/英) ドルプチェビシェプ指向性 / Dolph-Chebyshev beampattern
第 1 著者 氏名(和/英) 金 ミンソク / Minseok KIM
第 1 著者 所属(和/英) 横浜国立大学 工学府工学研究院
Department of Electrical and Computer Engineering, Yokohama National University
第 2 著者 氏名(和/英) 市毛 弘一 / Koichi ICHIGE
第 2 著者 所属(和/英) 横浜国立大学 工学府工学研究院
Department of Electrical and Computer Engineering, Yokohama National University
第 3 著者 氏名(和/英) 新井 宏之 / Hiroyuki ARAI
第 3 著者 所属(和/英) 横浜国立大学 工学府工学研究院
Department of Electrical and Computer Engineering, Yokohama National University
発表年月日 2004/5/13
資料番号 A・P2004-18,SAT2004-7
巻番号(vol) vol.104
号番号(no) 56
ページ範囲 pp.-
ページ数 6
発行日