講演名 | 2004/1/16 FPGAを用いたオープンプラットフォーム対応IP検証環境(FPGAとその応用及び一般) 三部 健, 中込 宏, 稲坂 朋義, 今井 正紀, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | IPの使用を検討する段階でIPの機能・品質・性能を実機で検証できるIP検証環境について報告する.IP検証環境は,TI-Engine/μT-Engineとその拡張バスに接続するFPGAボードで構成しでいる.試作したIP検証環境は検証対象のIPをFGPAボードに実装し,μT-Engine 上でIP検証用のミドルウエアと評価プログラムを実行することで1)オープンな検証環境,2)ハードウエアとソフトウエアを併せて検証できる検証環境,3)IP流通の促進を実現する.ここではIP検証環境の構成とFPGAボードにIPを実装し,評価プログラムを用いてIPを検証することで検証環境としての有効性を示すとともに,オープンプラットフォーム対応として2種類のμT-Engine を用いてIP検証環境を構築する事例について説明する. |
抄録(英) | We propose an IP Core Verification Environment that provides verification system for IP Core in real logic at System LSI development phase. IP Core Verification Environment consists T-Engine/μT-Engine and FPGA board, which connects with T-Engine at external bus. In this paper, we explain a structure of IP Core Verification Environment, usage of Hardware and Software Co-Verification Environment and example of building technique using two μT-Engines for open platform feature. |
キーワード(和) | IPコア / 検証 / FPGA / オープンプラットフォーム |
キーワード(英) | IP Core / Verification / FPGA / Open Platform |
資料番号 | VLD2003-130,CPSY2003-39 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2004/1/16(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | FPGAを用いたオープンプラットフォーム対応IP検証環境(FPGAとその応用及び一般) |
サブタイトル(和) | |
タイトル(英) | IP Core Verification Environment on Open Platform Using FPGA |
サブタイトル(和) | |
キーワード(1)(和/英) | IPコア / IP Core |
キーワード(2)(和/英) | 検証 / Verification |
キーワード(3)(和/英) | FPGA / FPGA |
キーワード(4)(和/英) | オープンプラットフォーム / Open Platform |
第 1 著者 氏名(和/英) | 三部 健 / Ken SAMBU |
第 1 著者 所属(和/英) | 三菱電機株式会社情報技術総合研究所 Mitsubishi Electric Corporation, Information Technology R&D Center |
第 2 著者 氏名(和/英) | 中込 宏 / Hiroshi NAKAKOMI |
第 2 著者 所属(和/英) | 三菱電機株式会社情報技術総合研究所 Mitsubishi Electric Corporation, Information Technology R&D Center |
第 3 著者 氏名(和/英) | 稲坂 朋義 / Tomoyoshi INASAKA |
第 3 著者 所属(和/英) | 三菱電機株式会社情報技術総合研究所 Mitsubishi Electric Corporation, Information Technology R&D Center |
第 4 著者 氏名(和/英) | 今井 正紀 / Masanori IMAI |
第 4 著者 所属(和/英) | 株式会社半導体理工学研究センター Semiconductor Technology Academic Research Center |
発表年月日 | 2004/1/16 |
資料番号 | VLD2003-130,CPSY2003-39 |
巻番号(vol) | vol.103 |
号番号(no) | 579 |
ページ範囲 | pp.- |
ページ数 | 5 |
発行日 |