講演名 | 2003/1/22 DRPでのウェーブレットフィルタの実装 出口 勝昭, 山田 裕, 天野 英晴, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | NECが開発したDynamically Reconfigurable Processor(DRP)は、Processing Element(PE)の配列から成るTileの集合によりデータパスを形成する。DRPは16コンテキスト分をチップ内に保持し、これをTile単位で自由に切り替えることが可能である。このDRPのマルチコンテキスト機能を利用して、複数の基底数を扱うことが可能なDaubechiesのウェーブレットフィルタを実装した設計事例について報告する。 DRP上に実装した基底数可変フィルタは、基底数固定フィルタの性能に比べると若干性能が低いが、最新のPC上のソフトウェアによる実行性能に匹敵する性能を実現可能であることがわかった。 |
抄録(英) | NEC's Dynamically Reconfigurable Processor (DRP) is a multicontext reconfigurable device consisting of eight individually reconfigurable units called "Tile." Data path configuration mapped to each tile can be selected from on-chip repository of sixteen circuit configurations, or contexts. The context switching can be done with a clock cycle. Using this mechanism, Daubechies wavelet filter whose length of filter can be changed is designed and implemented. Evaluation results show that the performance degradation caused by the variable length mechanism is not so large compared with a fixed length filter, and its absolute performance is comparable to those of software execution on recent high performance PCs. |
キーワード(和) | マルチコンテキストデバイス / DRP / 離散ウェーブレット変換 / Daubechiesフィルタ |
キーワード(英) | multicontext device / DRP / Discrete Wavelet Transfer / Daubechies |
資料番号 | VLD20002-142,CPSY2002-95 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2003/1/22(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | DRPでのウェーブレットフィルタの実装 |
サブタイトル(和) | |
タイトル(英) | Implementation of Discrete Wavelet Transform on DRP |
サブタイトル(和) | |
キーワード(1)(和/英) | マルチコンテキストデバイス / multicontext device |
キーワード(2)(和/英) | DRP / DRP |
キーワード(3)(和/英) | 離散ウェーブレット変換 / Discrete Wavelet Transfer |
キーワード(4)(和/英) | Daubechiesフィルタ / Daubechies |
第 1 著者 氏名(和/英) | 出口 勝昭 / Katsuaki DEGUCHI |
第 1 著者 所属(和/英) | 慶應義塾大学大学院理工学研究科 Graduate School of Science and Technology, Keio University |
第 2 著者 氏名(和/英) | 山田 裕 / Yutaka YAMADA |
第 2 著者 所属(和/英) | 慶應義塾大学大学院理工学研究科 Graduate School of Science and Technology, Keio University |
第 3 著者 氏名(和/英) | 天野 英晴 / Hideharu AMANO |
第 3 著者 所属(和/英) | 慶應義塾大学大学院理工学研究科 Graduate School of Science and Technology, Keio University |
発表年月日 | 2003/1/22 |
資料番号 | VLD20002-142,CPSY2002-95 |
巻番号(vol) | vol.102 |
号番号(no) | 609 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |