講演名 2002/11/21
IP再利用のためのハードウェアモデルFlexible Hardware ModelとIP管理データベースFHM-DBMS
武内 良典, 上田 恭子, 山根 之訓, 塩見 彰睦, 今井 正治,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) Flexible Hardware Model(FHM)は,VLSI設計で使用されるIP再利用のためのハードウェアモデルである.これまでのIP流用設計ではIPと呼ばれる既設計データを流用することで,設計の工数を短縮してきた.しかしながら,既に設計されているIPを再利用するだけではなく,再利用しやすいモデルをあらかじめ規定し,そのモデルを使用することで,より効率の高いIP再利用設計が可能となる.本稿では,設計再利用のためのハードウェアモデルとしてFHMを紹介する.初めにFHMの概念について紹介し,FHM-DBMSの試作、使用例について報告する.
抄録(英) This report introduces the Flexible Hardware Model for IP reuse design methodology in VLSI design. In conventional IP reuse design, IP's are often used with slight modifications in order to be introduced in the target system and becomes difficult to be reused. However, if a well considered component model for IP reuse is available, IP reuse design becomes more efficient. Flexible Hardware Model is proposed for targeting such a component model for IP reuse. This article introduces the concept of Flexible Hardware Model and its prototype database management system for FHM, first. Then, an example of FHM-DBMS usage is reported which is a resource database in ASIP Meister. ASIP Meister is an application specific instruction set processor design environment.
キーワード(和) IP再利用設計 / FHM / ハードウェアモデル / データベース・システム / ASIP Meister
キーワード(英) IP reuse / Hardware Model / Database System / ASIP Meister
資料番号 VLD2002-119
発行日

研究会情報
研究会 VLD
開催期間 2002/11/21(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) IP再利用のためのハードウェアモデルFlexible Hardware ModelとIP管理データベースFHM-DBMS
サブタイトル(和)
タイトル(英) Flexible Hardware Model : A Hardware Model for IP reuse and its Database Management System FHM-DBMS
サブタイトル(和)
キーワード(1)(和/英) IP再利用設計 / IP reuse
キーワード(2)(和/英) FHM / Hardware Model
キーワード(3)(和/英) ハードウェアモデル / Database System
キーワード(4)(和/英) データベース・システム / ASIP Meister
キーワード(5)(和/英) ASIP Meister
第 1 著者 氏名(和/英) 武内 良典 / Yoshinori TAKEUCHI
第 1 著者 所属(和/英) 大阪大学 大学院情報科学研究科
Graduate School of Information Science and Technology, Osaka University
第 2 著者 氏名(和/英) 上田 恭子 / Kyoto UEDA
第 2 著者 所属(和/英) 大阪大学 大学院基礎工学研究科
Graduate School of Engineering Sciece, Osaka University
第 3 著者 氏名(和/英) 山根 之訓 / Yukinori YAMANE
第 3 著者 所属(和/英) 大阪大学 大学院基礎工学研究科
Graduate School of Engineering Sciece, Osaka University
第 4 著者 氏名(和/英) 塩見 彰睦 / Akichika Shiomi
第 4 著者 所属(和/英) 静岡大学 情報学部情報科学科
School of Information, Shizuoka University
第 5 著者 氏名(和/英) 今井 正治 / Masaharu IMAI
第 5 著者 所属(和/英) 大阪大学 大学院情報科学研究科
Graduate School of Information Science and Technology, Osaka University
発表年月日 2002/11/21
資料番号 VLD2002-119
巻番号(vol) vol.102
号番号(no) 476
ページ範囲 pp.-
ページ数 6
発行日